分
析
了
U
A
R
T
核
的
结
构
和
智
能
卡
的
传
输
协
议
,
提
出
一
种
基
于
U
A
R
T
核
的
智
能
卡
接
口
I
P
核
的
设
计
。
该
设
计
以
成
熟
的
U
A
R
T
核
为
基
础
,
无
需
编
写
异
步
串
口
的
时
序
与
接
口
逻
辑
,
仪
在
串
口
核
中
增
加
收
发
缓
冲
器
和
协
议
处
理
等
模
块
,
减
少
了
工
作
量
并
缩
短
了
开
发
周
期
。
最
后
对
所
设
计
的
I
P
核
进
行
仿
真
和
实
际
测
试
,
结
果
表
明
该
I
P
核
设
计
正
确
,
运
行
稳
定
,
适
合
在
多
卡
系
统
中
应
用
。