资料
  • 资料
  • 专题
基于RapidIO总线的VPX标准存储板设计
推荐星级:
时间:2019-06-08
大小:855.99KB
阅读数:555
上传用户:royalark_912907664
查看他发布的资源
下载次数
0
所需E币
3
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
针对现代高性能嵌入式系统RapidIO总线信号接入的应用需求,采用K7系列FPGA和mSATA盘设计了一款RapidIO接口存储容量8TB的VPX标准存储板。提出了一种基于AXI总线的RapidIO端口控制器IP核的设计方法。在FPGA内部MircoBlaze上移植μcos-II系统,编写软件实现数据在mSATA、控制器及内存间高速传输的调度。利用CPS1848交换芯片搭建RapidIO网络,搭建硬件环境测试了存储板RapidIO接口有效数据传输速率,在5 Gb/s的链接状态下读操作可达1.3 GB/s,写操作可达1.1 GB/s,表明该设计具有高速数据存储性能。
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书