采用高速的A/D(如TLC5540)转换从传感器接收的数据,往往存在高速A/D转换的速度与低速智能管理的速度不匹配的问题。本文介绍一种用51单片机和并行A/D TLC5540设计的实用性强的高速采样电路。采样使用DMA方式,硬件电路产生A/D转换需要的时钟、存贮器的地址和写信号,当数据采样完毕时要自动停止写RAM,然后把采样结束信息传递给CPU。本电路设计的特点是:数据线是公用,RAM的地址线也是公用的,RAM数据写是DMA方式,地址也由硬件产生,RAM读的地址是由CPU产生的。本文对该电路工作的原理和时