摘 要:为降低某线阵CCD相机因屡次调试而被损坏的风险,对相机的特性和时序进行了分析,设计了一种基于现场可编程门阵列(FPGA)的CCD相机模拟器。整个系统以FPGA作为核心器件,在FPGA内部开辟一片ROM,里面存放一幅标准图像的灰度值,在像素时钟的下降沿输出灰度值,并对像素时钟进行计数,产生外加行同步信号和行有效信号。仿真结果显示,此线阵CCD相机模拟器模拟过程符合实际相机的输出时序要求。模拟器的设计缩短了工程上的调试时间,为后期的采集和存储等处理提供了保证。[著者文摘]……