资料
  • 资料
  • 专题
基于FPGA的高效灵活的数字正交下变频器设计
推荐星级:
时间:2019-12-24
大小:260.29KB
阅读数:454
上传用户:wsu_w_hotmail.com
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
基于FPGA的高效灵活的数字正交下变频器设计 基于 FPGA 的高效灵活的数字正交下变频器设计 徐伟,王旭东 (南京航空航天大学电子信息工程学院 南京 210016) 摘要:数字正交下变频器(DDC)是数字接收机系统中的核心部件,其作用是将 ADC 数字 化后输出的高速的中频信号进行下变频、抽取降速、低通滤波,变为适合处理的基带信号。 本文给出了 DDC 各模块在 FPGA 中高效实现的方法,利用嵌入式逻辑分析仪,对系统加载 板卡后的实时运行结果进行了测试分析。 关键词:软件无线电;DDC;FPGA FPGA design of a high-efficiency flexible digital down converter Xu Wei, Wang Xudong Abstract: Digital Down Converter (DDC) is the core technology in software radio receiver system. After converting down, speeding down and processed by low-pass filter, It change the IF-Signal into baseband signal which is suitable for processing signal. This paper introduces a simply and flexible method to realize each module of DDC i……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书