用28-nm 精度可调DSP 体系结构实现FIR 滤波器和FFT
时间:2019-12-24
大小:1.33MB
阅读数:273
查看他发布的资源
资料介绍
很多应用中,在基于FPGA 的高性能信号处理中实现的两种常用功能是有限冲击响应(FIR) 滤波器和快速傅立叶变换(FFT)。 必须优化FPGA 的数字信号处理(DSP) 体系结构,以高效实现这些结构,在用户那里,这将直接转换为成本和功耗优势。 本白皮书介绍最新28-nm Altera ® FPGA 的DSP 体系结构,以及这一体系结构是怎样高效实现FIR 滤波器和FFT 的。 采用 28-nm 精度可调 DSP 体系结构
实现 FIR 滤波器和 FFT
WP-01140-1.0 白皮书
很多应用中,在基于 FPGA 的高性能信号处理中实现的两种常用功能是有限冲击响应
(FIR) 滤波器和快速傅立叶变换 (FFT)。 必须优化 FPGA 的数字信号处理 (DSP) 体系结
构,以高效实现这些结构,在用户那里,这将直接转换为成本和功耗优势。 本白皮书
介绍最新 28-nm Altera FPGA 的 DSP 体系结构,以及这一体系结构是怎样高效实现
FIR 滤波器和 FFT 的。
引言
FIR 滤波器和 FFT 是在 FPGA 中实现的两种最常用 DSP 功能。 如图 1 所示,Altera 内部
基本市场研究表明,这些功能是在 FPGA 中实现的主……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或
联系我们 删除。