军用传感器系统通常使用FPGA 实现与ADC 的接口,将传感器输入数字化。ADC 工作速率高达3 MSPS,因此,需要性能非常好的DSP 电路。在很多情况下,采用针对DSP 应用进行了优化的FPGA 来实现这一功能。 白皮书 军用传感器系统的 DSP 自动仿真和实现 军用传感器系统通常使用 FPGA 实现与 ADC 的接口,将传感器输入数字化。 ADC 工作速率高达 3 MSPS, 因此,需要性能非常好的 DSP 电路。在很多情况下,采用针对 DSP 应用进行了优化的 FPGA 来实现这一功 能。 引言 军用传感器系统通常使用 FPGA 实现与模数转换器 (ADC) 的接口,将传感器输入数字化。 ADC 工作速率 高达 3 MSPS,因此,需要性能非常好的数字信号处理 (DSP) 电路,一般采用针对这类 DSP 应用进行了优 化的 FPGA 来实现这一功能。 Altera 40-nm FPGA 系列在可编程平台上前所未有的实现了高密度和高性 能,而且具有最好的 DSP 性能。虽然如此,仍然需要较大的工程投入,采取很多措施才能在 FPGA 中实现 军用传感器 DSP 算法: 1. 将传感器算法导入到 HDL 中,通常采用“ C”或者 The MathWorks MATLAB 和 Simulink 工具对算法进行 建模。 2. 验证 RTL 功能仿真以匹配高级仿真测试矢量:这通常是手动过程,需要在仿真和 HDL 测试台之间传送测 试数据。 3. 进行时序验证:所需要的时钟速率越高,设计人员进行的流水线和电路优化工作就越多。因此,时序逼 近过程要反复多次,也需要多次编译。 4. 重复功能和时序验证:如果必须同时处理多个通道,控制逻辑和存储器必须提供相应的时分复用数……