资料
  • 资料
  • 专题
NAND 闪存接口
推荐星级:
时间:2019-12-24
大小:244.49KB
阅读数:259
上传用户:微风DS
查看他发布的资源
下载次数
0
所需E币
4
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
本文档详细介绍怎样在Altera® MAX®II CPLD中实现NAND闪存接 口。本设计可以采用Samsung或者AMD NAND闪存来实现。 利用 MAX II CPLD 实现 NAND 闪存接口 2007 年 12 月, 1.0 版 应用笔记 500 引言 本文档详细介绍怎样在 Altera MAX II CPLD 中实现 NAND 闪存接 口。本设计可以采用 Samsung 或者 AMD NAND 闪存来实现。 闪存 闪存是非易失半导体存储器,可以编程并能够重新编程。它将信息存储在 单元阵列中,每个单元存储一个比特的信息。单元采用了双逻辑门结构, 控制逻辑门和 MOSFET 硅基底之间是浮动逻辑门。采用了二氧化硅绝缘 体来隔离浮动逻辑门。这就是闪存的基本存储机制。 NOR 闪存和 NAND 闪存是两种类型的闪存。 NOR 闪存支持随机访问, 而 NAND 闪存是顺序访问器件。这两类闪存的接口有很大不同。 NOR 闪存采用了专用地址线和数据线,而 NAND 闪存没有专用地址线。 ……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书