资料
  • 资料
  • 专题
默认的 Xilinx CPLD 设计
推荐星级:
时间:2019-12-25
大小:107.66KB
阅读数:127
上传用户:16245458_qq.com
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
这是和套件板一起发售的默认 CPLD 设计。 CPLD 有助于减少套件板上的跳线数量,并简化所有可能的 FPGA 配置存储器源的交互作用。CPLD 是用户可编程的,可用于定制应用,具有13至21个用户 I/O 引脚,并且除了需要的逻辑以外另外还有58个宏单元。了解更多信息,敬请参照Spartan-3E FPGA 入门套件用户指南的 XC2C64A CoolRunner-II? CPLD 部分。软件版本:ISE8.1i 所有特性:Xilinx CoolRunner-II CPLD [ 2008-06-02 08:45:26 ] 这是和套件板一起发售的默认 CPLD 设计。 CPLD 有助于减少套件板上的跳线数量,并简化所有可能的 FPGA 配置存储器源的交互作用。CPLD 是用户可编程的,可用于定制应用,具有13至21个用户 I/O 引脚,并且除了需要的逻辑以外另外还有58个宏单元。了解更多信息,敬请参照Spartan-3E FPGA 入门套件用户指南的 XC2C64A CoolRunner-II? CPLD 部分。 软件版本:ISE8.1i 所有特性:Xilinx CoolRunner-II CPLD ……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书