资料
  • 资料
  • 专题
基于FPGA的IDE硬盘数据AES加解密研究与实现
推荐星级:
时间:2019-12-25
大小:159.32KB
阅读数:312
上传用户:2iot
查看他发布的资源
下载次数
0
所需E币
4
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
提出了基于FPGA对IDE硬盘数据进行AES加解密的方法.对算法进行了改进和优化,以降低加解密过程对IDE硬盘数据传输速度的影响. ・信息安全 基于FPGA的IDE硬盘数据AES加解密研究与实现 陈灯川,马维华,张有成 (南京航空航天大学信息科学与技术学院,江苏南京210016) 摘要:提出了基于FPGA对IDE硬盘数据进行AES加解密的方法。对算法进行了改进和优化, 以降低加解密过程对IDE硬盘数据传输速度的影响。 关键词:FPGA AES IDE 随着信息量的急速增加,对硬盘数据的保护日益受 128位的数据进行加解密操作,因此应在EP2C8中设计 到重视。如何使加密过程不影响硬盘数据传输性能成为 双口RAM。当每次读一个字节时,将地址位低7位为0 应用研究的课题。同时,随着密码分析技术的不断发 的数据连续读取128位(16字节),并在其中对数据成块 展,超期服役的DES算法已被攻破,于是美国商业部提 地进行解密操作。对IDE接口信号过滤的所得数据块由 出以Rijndael算法的AES作为新一代的加密算法。AES AES模块进行处理,处理完后将数据按照IDE接口时序 算法的加密强度相比DES算法大大提高。采用AES算 转发出去。对IDE接口信号,首先截获其命令字和控制 法对硬盘上的……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书