原创 终于解决了从QII shell启动VJ调试GUI界面问题

2012-12-3 12:58 3924 15 18 分类: FPGA/CPLD 文集: Virtual JTAG

         昨天遇到的Visual Jtag调试GUI界面化的问题终于解决了,riple的方向是正确的,tcl script开始要加init_tk,结束要加退出前等待,但是对于该等待命令我从Altera的AE得到了一个跟riple不同的命令,即tkwait,不管了只要能达到目的就行。


        总结一下详细操作步骤(下面是给AE的SR总结的步骤):


      1), Add the "init_tk" in the vjgui.tcl file;
      2), I added the " tkwait window .top" at the end of vjgui.tcl file;
      3), I created a BAT file named vj_gui.bat, which include these two command  "quartus_stp -t vjgui.tcl" and "quartus_stp -s" ;
      4), I excuted vj_gui.bat


      5)、Enjoy your debugging,哈哈。


上图:


点击看大图


 


唯一遗憾的是QuartusII不支持中文,所以GUI无法汉化,目前流行的TCL解析工具都支持中文,不象以前还需要专门的汉化工具。


 


PS:附上Altera AE提供一个超级简单的例子


# Initialize the Tk library
init_tk
# Create a top level and add a title
toplevel .top
wm title .top "Hello World"
# Add widgets
button .top.hello -text Hello -command {puts stdout "Hello, World!"}
pack .top.hello -padx 20 -pady 10
# Without "tkwait", the script finishes at this point and the
# window is destroyed. The "tkwait" command prevents the
# script from finishing until the you close the window.
tkwait window .top
 

PARTNER CONTENT

文章评论3条评论)

登录后参与讨论

coyoo 2009-8-24 11:41

to:flash2ant 感谢分享你的经验!

用户534970 2009-8-22 08:40

我试过,也可以在tcl代码前加上 package require Tk,最后面加上 tkwait window .就可以在quartus下调用tk了

coyoo 2009-8-20 11:28

还有一个问题是我开始无法启动gui是因为,我的所以的部件都是放置在根窗口“.”上,无法启动。根据Altera AE的例子将所有的部件放置在一个toplevel窗口里就可以了。不知道什么原因?
相关推荐阅读
coyoo 2024-12-25 14:13
ALTERA Cyclone 10器件的使用-8:特定的上电顺序
概述 Intel 要求用户为其10代FPGA器件使用特定的上电和掉电顺序,这就要求用户在进行FPGA硬件设计的时候必须选择恰当的FPGA供电方案,并合理控制完整的供电上电顺序。经过在Cyclone 1...
coyoo 2024-12-22 11:46
AD9218子板在新处理板上表现的问题
概述 新的数据处理板融合了数字和数据处理功能模块,计划采用ADI的4通道串行ADC芯片代替之前的并行ADC。由于初次使用,所以初次设计时预留了AD9218的子板的插槽。 在调试AD9633功能的同时并...
coyoo 2024-12-14 17:15
在Cyclone 10 GX器件上实现高精度TDC探索
概述 Cyclone 10 GX器件的ALM结构与Cyclone V类似,所以在Cyclone 10 GX器件上实现TDC功能理论上是可以完全参考甚至移植自Cyclone V系列的成功案例。但是,现实...
coyoo 2024-12-10 13:28
Cyclone V GX FPGA设计TDC的优化问题
概述 通过前面的研究学习,已经可以在CycloneVGX器件中成功实现完整的TDC(或者说完整的TDL,即延时线),测试结果也比较满足,解决了超大BIN尺寸以及大量0尺寸BIN的问题,但是还是存在一些...
coyoo 2024-12-03 12:20
比较器检测模拟脉冲说明(四)
概述 说明(三)探讨的是比较器一般带有滞回(Hysteresis)功能,为了解决输入信号转换速率不够的问题。前文还提到,即便使能滞回(Hysteresis)功能,还是无法解决SiPM读出测试系统需要解...
coyoo 2024-11-16 13:54
不同ADC采样同一前端模拟信号时转换用时差异分析
概述 同一组前端模拟信号接入由不同型号ADC组成的模数转换电路时,采样后在FPGA中发现采样用时差异较大。本文主要分析这个时间差异形成的原因,并记录该差异产生对系统造成的影响。系统数字化简介 项目前端...
EE直播间
更多
我要评论
3
15
关闭 站长推荐上一条 /3 下一条