原创 【博客大赛】高级设计第一章源代码验证完毕,提供下载

2014-1-22 13:10 2327 24 32 分类: FPGA/CPLD 文集: FPGA高级设计(编译)

前面对于原书第一章中所有源代码在QuartusII环境进行了综合,确认这些代码都是可综合的,另外最主要是跟原作者在Synplify中综合的结果进行比较。

 

虽然代码很简单,但是对于学习和了解如何进行速度优化的各种方法非常有帮助,将复杂的问题尽量简单化了。此外,前面的博文在正文中都已经附上了代码,这里统一将QuartusII工程也附上,方便大家下载后直接运行查看。

 

后面接下来是对于第二章中的代码进行验证,面积优化原作者给的实例没有第一章这么多。

文章评论8条评论)

登录后参与讨论

用户1136505 2015-9-1 10:08

Thanks for sharing this book. It's valuable.

用户1776131 2014-8-7 10:14

very good

coyoo 2014-7-29 08:56

群号为:170938241

用户467230 2014-7-28 17:08

谢谢作者的总结和代码,对于较快了解FPGA的深入设计/实现方法很有帮助!

coyoo 2014-3-26 11:02

书名其实我在另外一篇博文里有提到: http://bbs.ednchina.com/BLOG_ARTICLE_3016593.HTM 至于QQ群,目前还没有,呵呵,大家有兴趣,可以自己组群到时候拉我进去即可。

用户1211780 2014-3-26 10:46

书名是什么呢?另外,你出的那本书我买了,确实不错,需要仔细阅读,有的章节我看了好几遍,哈哈。顺便问一句,有没有专门的qq群呢?

coyoo 2014-3-26 10:31

严格来说是一本老外书里的例程,人家例子是基于Xilinx和Synplify,我将这些例子在Quartus II里进行了验证比较而已。

用户1211780 2014-3-26 10:25

这是一本书的源代码么?

用户137991 2008-4-2 22:27

GOOD
相关推荐阅读
coyoo 2024-12-03 12:20
比较器检测模拟脉冲说明(四)
概述 说明(三)探讨的是比较器一般带有滞回(Hysteresis)功能,为了解决输入信号转换速率不够的问题。前文还提到,即便使能滞回(Hysteresis)功能,还是无法解决SiPM读出测试系统需要解...
coyoo 2024-11-16 13:54
不同ADC采样同一前端模拟信号时转换用时差异分析
概述 同一组前端模拟信号接入由不同型号ADC组成的模数转换电路时,采样后在FPGA中发现采样用时差异较大。本文主要分析这个时间差异形成的原因,并记录该差异产生对系统造成的影响。系统数字化简介 项目前端...
coyoo 2024-11-10 13:04
ALTERA Cyclone 10器件的使用-7:FPGA片内RAM资源利用率思考
概述 项目使用的FPGA目标器件为Cyclone 10 GX系列规模最大一颗料,由于功能升级增加了功能模块更多,发现器件片内RAM不够使用了。为了探索片内RAM使用的利用率问题,从代码RTL级与编译软...
coyoo 2024-11-10 12:30
转知乎:幽灵般的人体成像技术-PET
幽灵般的人体成像技术——PET - 知乎...
coyoo 2024-11-09 10:26
AD9633默认情况下调试记录(二)
概述 所谓默认情况,即如器件手册中图2所标示那样。对应AD9633的调试,除了涉及到ADC自身,还需要兼顾前端驱动器,系统中AD9633驱动器使用了差分运算放大器,这里不在赘述,笔者已有相关文章论述。...
coyoo 2024-11-07 10:40
AD9633默认情况下调试记录(一)
AD9633在旁路SPI接口时如何在FPGA逻辑中确认字边界概述 AD9633与FPGA之间的LVDS接口初调试,ADC可以通过SPI接口对其内部寄存器进行各项配置。在SPI接口未调通之前,对LVDS...
我要评论
8
24
关闭 站长推荐上一条 /2 下一条