原创 【博客大赛】恒比定时甄别器(CFD)电路具体实现探讨

2014-5-14 16:18 8974 26 29 分类: 模拟 文集: PET

        笔者前面有博文介绍PET系统中定时方法时有介绍到目前大部分使用到的是CFD方法,CFD是Constant Fraction Discriminator的缩写。那篇博文地址在:http://bbs.ednchina.com/BLOG_ARTICLE_3016937.HTM

 

      这里对CFD具体方法概念,不再赘述,本文笔者个人带着学习的态度来给大家介绍下该方法电路的具体实现。为了介绍方便,我们还是将CFD的实现框图摆出来,如图1所示。

 

1.jpg
图1:CFD原理框图
 

        因为需要精确定时,所以在前面博文中,笔者详细介绍了,当图1中的输入信号的幅度不同时,如果采用双阈值检测,那么会出现时间晃动,在上述链接博文的图2和图3有非常形象的展示。

 

         而上述图1就可以非常理想的避免这个问题,我们看到不管输入信号的幅度怎么变化,图1右侧的tz时刻(即过零时刻)都会保持固定,这就是我们所需要的,即每次hit我们都能进行精确的定时。(这里,大家一定要看懂右侧图,首先输入信号为黑线,上面红线表示经过延迟后的输入,下面红线是经过衰减并倒相的输入,最后蓝线就是上述二者相加得到的结果,蓝线和横轴相交产生了过零点)

 

        有了这原理框图,那么剩下的就是具体实现,图1左侧中,分别有衰减、倒相、延迟、加法器以及过零检测等主要电路模块,后面我们将对它们一一进行详细的具体实现介绍。

 

双极性信号成形方法

 

      如图2所示,输入信号Vi直接连到比较器的同相输入端,比较器的反相输入端信号Vc是Vi的低通滤波输出,它在时间上比输入信号滞后。比较器的同相、反相输入端之间的电压差为:

      Vr(t)=Vi(t)-Vc(t)=R*i(t)=RCdVc(t)/dt

 

1.jpg
图2:双极性成形电路
 

      在电容器上的电压达到峰值之后,积分电阻上的电流方向改变,引起比较器输出翻转。由于电阻电容组成的是一个线性网络,Vr(t)的过零与输入信号的幅度无关,从而实现了恒比定时功能。

 

1.jpg
图3:CFD输出
 

       注:图1中反相可以通过图2中的放大器实现一个减法器来实现;而RC滤波器来实现一个延时,这样在整个CFD电路中就实现了所谓的无延迟线的CFD。

 

 

PARTNER CONTENT

文章评论3条评论)

登录后参与讨论

用户377235 2015-10-25 21:29

At last, somoene who comes to the heart of it all

lyl_420819_659650253 2015-4-7 16:05

电路具体,图文并茂。顶一个。

345002072_353389109 2014-6-4 09:22

图文并茂,coyoo大哥写得好用心。顶一个。
相关推荐阅读
coyoo 2024-12-25 14:13
ALTERA Cyclone 10器件的使用-8:特定的上电顺序
概述 Intel 要求用户为其10代FPGA器件使用特定的上电和掉电顺序,这就要求用户在进行FPGA硬件设计的时候必须选择恰当的FPGA供电方案,并合理控制完整的供电上电顺序。经过在Cyclone 1...
coyoo 2024-12-22 11:46
AD9218子板在新处理板上表现的问题
概述 新的数据处理板融合了数字和数据处理功能模块,计划采用ADI的4通道串行ADC芯片代替之前的并行ADC。由于初次使用,所以初次设计时预留了AD9218的子板的插槽。 在调试AD9633功能的同时并...
coyoo 2024-12-14 17:15
在Cyclone 10 GX器件上实现高精度TDC探索
概述 Cyclone 10 GX器件的ALM结构与Cyclone V类似,所以在Cyclone 10 GX器件上实现TDC功能理论上是可以完全参考甚至移植自Cyclone V系列的成功案例。但是,现实...
coyoo 2024-12-10 13:28
Cyclone V GX FPGA设计TDC的优化问题
概述 通过前面的研究学习,已经可以在CycloneVGX器件中成功实现完整的TDC(或者说完整的TDL,即延时线),测试结果也比较满足,解决了超大BIN尺寸以及大量0尺寸BIN的问题,但是还是存在一些...
coyoo 2024-12-03 12:20
比较器检测模拟脉冲说明(四)
概述 说明(三)探讨的是比较器一般带有滞回(Hysteresis)功能,为了解决输入信号转换速率不够的问题。前文还提到,即便使能滞回(Hysteresis)功能,还是无法解决SiPM读出测试系统需要解...
coyoo 2024-11-16 13:54
不同ADC采样同一前端模拟信号时转换用时差异分析
概述 同一组前端模拟信号接入由不同型号ADC组成的模数转换电路时,采样后在FPGA中发现采样用时差异较大。本文主要分析这个时间差异形成的原因,并记录该差异产生对系统造成的影响。系统数字化简介 项目前端...
EE直播间
更多
我要评论
3
26
关闭 站长推荐上一条 /3 下一条