原创 再谈同步复位和异步复位

2007-8-6 19:37 4670 6 6 分类: FPGA/CPLD

今天读到一段关于复位方式论述的文字,摘抄下来,已备后查:


全局复位信号是同步复位还是异步复位各有优劣。


同步复位的最大的缺点是需要时钟才能达到复位目的,尤其是上电复位信号做同步复位比较难以处理。此外,同步复位为每一个寄存器的数据输入端增加了一个额外的输入,这无疑会增加寄存器到寄存器的传输延迟,不利于关键路径上的时序优化。优点是有利于综合、STA等EDA工据进行时序优化与分析。


异步复位的优点是不需要时钟就可以复位。但异步复位的主要缺点是布局布线时难以处理,需要类似时钟树的结构以保证整个芯片所有寄存器在同一个时钟沿退出复位,这样才可以避免状态机电路在退出复位状态时的不一致而引入“非法”状态。所有驱动三态总线电路要求上电立即复位,需提供异步复位输入。


摘自《基于IP复用的数字IC设计技术》13页


          牛风举 刘元成 朱明程 编著


          电子工业出版社

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
EE直播间
更多
我要评论
0
6
关闭 站长推荐上一条 /3 下一条