随着数字电路工作速度得提高,PCB板上信号的传输速率也越来越高。随着数据速率的提高,信号的上升时间会更快。当快上升沿的信号在电路板上遇到一个阻抗不连续点时就会产生更大的反射,这些信号的反射会改变信号的形状,因此线路阻抗是影响信号完整性的一个关键因素。对于高速电路板来说,很重要的一点就是要保证在信号传输路径上阻抗的连续性,从而避免信号产生大的反射。相应的,对于测试来说也需要测试高速电路板的信号传输路径上阻抗的变化情况并分析问题原因,从而更好地定位问题,
要进行阻抗测试,一个快捷有效地方法就是TDR(时域反射计)方法。附件对TDR的测试原理和测试方法做了简介。
发布
用户791038 2009-9-10 11:40