-
用户180508
2010-1-31 19:50
-
NiosII——系统时钟API函数应用之alarm(2)
-
#include "system.h" ?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" / #include "alt_types.h" ...
-
-
用户180508
2010-1-31 15:26
-
NiosII——系统时钟API函数应用(1)
-
#include "system.h" ?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" / #include "alt_types.h" ...
-
-
用户180508
2010-1-31 10:12
-
NiosII——系统时钟定时器中断程序框架
-
#include "system.h" ?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" / #include "altera_avalon_timer_re ...
-
-
用户180508
2010-1-31 10:06
-
NiosII——按键中断程序框架
-
#include "system.h" ?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" / #include "altera_avalon_pio_regs ...
-
-
用户180508
2010-1-28 10:06
-
LMA与VMA
-
LMA 详解 LMA的英文原版解释: LMA(Load Memory Address): the address at which the section will be loaded. 什么是Load Memory Address,内存装载地 ...
-
-
用户180508
2010-1-27 14:59
-
Nios II入门小程序 按键+LED+串口
-
?xml:namespace prefix = v ns = "urn:schemas-microsoft-com:vml" / ?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" / ...
-
-
用户180508
2010-1-27 14:39
-
C语言之printf使用
-
printf 的格式控制的完整格式: % - 0 m.n l 或 h 格式字符 下面对组成格式说明的各项加以说明: ①% :表示格式说明的起始符号, ...
-
-
用户180508
2010-1-21 20:38
-
FPGA学习好书推荐
-
看过很多FPGA相关的书,其中内容重复的不少,要看就看经典的。这些是从众多书中挑出来自己认为不错的书,望初学者能节省时间,重点阅读: 《 ve ...
-
-
用户180508
2010-1-21 17:06
-
c语言中volatile关键字的作用
-
volatile 提醒编译器它后面所定义的变量随时都有可能改变,因此 编译后的程序每次需要存储或读取这个变量的时候,都会直接从变量地址中读取数据 。如果没有 vol ...
-
-
用户180508
2009-3-24 14:20
-
”综合“之Verilog HDL语句
-
连续赋值语句的综合 :从赋值语句右边提取出逻辑,用于驱动赋值语句左边的net 过程赋值语句的综合 :从赋值语句右边提取出的逻辑,用于驱动赋值语句左边 ...
-
-
用户180508
2009-3-24 09:45
-
“综合”专题之变量的综合
-
只有设计者升入了解综合的是指,才能编写出高质量、高性能的HDL代码。 综合是将HDL语言描述的电路,生成有RTL模块构成的网络表。 变量的综合 对于实际 ...
-
-
用户180508
2009-3-22 15:36
-
Quartus2后缀解析+常用快捷键
-
分为五大类文件,其中有些是一定要保留,有些依情况可留下也能删除 一类:编译必需、设计文件:.v .gdf .bdf 存储器初始化 .mif ...
-
-
用户180508
2009-3-22 15:24
-
Verilog HDL 编写规范
-
每个人都会有自己的编程习惯,为了让自己的程序别人一看就能明白,良好的编程风格应该从一开始学习就要培养。这里看过一些文章,进行了总结,可 ...
-
-
用户180508
2009-3-22 15:05
-
有限状态机
-
状态机应由 唯一 时钟触发,尽量不要设计异步状态机,要设计同步有限状态机。 同步有限状态机:状态的变化还要看输入的条件,若满足,进入下一个状态。下 ...
-
-
用户180508
2009-1-18 14:48
-
《Verilog数字系统设计教程》读后感
-
对于第一部分中基本的语法已经掌握,现在就是实线运用,达到纯熟的地步。其中调试用系统任务和常用编译预处理语句没有仔细阅读,这部分是编写testbench必须要掌 ...
-
关闭
站长推荐
/2