新型集成电路简化嵌入式POL DC/DC转换器设计
时间:2019-05-28
大小:550.55KB
阅读数:1421
查看他发布的资源
资料介绍
大多数嵌入式系统都是 由 48V 背板供电的。 这
个电压通 常要降至较低的 12V 或 5v 中间电压 ,以
向系统内的电路板支架供 电。然而 ,这些电路板上的
大多数分支电路或集成电路所要求 的供 电电压范围
为 0.8V 至 3.3V , 供电电流范围为数十毫安至数十
安培。 结果 , 需要负载点 (PO L ) D C/D C 转换器将
12V 或 5V 电压降低至这些分支 电路或集成 电路所
需的电压和电流值。
因为这些系统 的空间和冷却能力是很有限的 ,
所以任何 PO L 转换器都要既小巧又高效 ,这是极端
重要 的。 此外 , 很多微处理器 和数 字信 号处理器
(D SP ) 都需要 内核 电源和一个输入 /输 出(I/O ) 电
源 ,这些电源在启动时必须排序。设计师们必须考虑
在加电和断电操作时内核和 I/0 电压源的相对电压
和时序 ,以符合制造商规定的性能规格 。如果没有正
确的电源排序 ,就可能 出现闭锁或过高的电流消耗 ,
这可能导致微处理器 I/O 端 口或存储器 、 可编程逻
辑器件 (PLD ) 、现场可编程 门阵列 (FPG A ) 或数据
转换器等支持器件的 I/O 端 口损坏。 为 了确保 内核
电压正确偏置之前不驱动 I/O 负载 ,内核电源和 I/O
电源跟踪是必需 的。
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或
联系我们 删除。