资料
  • 资料
  • 专题
2010新书推介【VerilogHDL高级*数字*设计*(第2版)】MD.Ciletti著【英文清晰版】
推荐星级:
时间:2019-12-19
大小:82.54MB
阅读数:267
上传用户:rdg1993
查看他发布的资源
下载次数
3
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
基本信息 出版社: 电子工业出版社; 第1版 (2010年4月1日) 外文书名: Advanced Digital Design With the Verilog HDL Second Edition 丛书名: 国外电子与通信教材系列 平装: 965页 正文语种: 英语 开本: 16 ISBN: 9787121104770内容简介《Verilog HDL高级数字设计(第2版)(英文版)》依据数字集成电路系统工程开发的要求与特点,利用Verilog HDL对数字系统进行建模、设计与验证,对ASIC/FPGA系统芯片工程设计开发的关键技术与流程进行了深入讲解,内容包括:集成电路芯片系统的建模、电路结构权衡、流水、多核微处理器、功能验证、时序分析、测试平台、故障模拟、可测性设计、逻辑综合、后综合验证等集成电路系统的前后端工程设计与实现中的关键技术及设计案例。书中以大量设计实例叙述了集成电路系统工程开发需遵循的原则、基本方法、实用技术、设计经验与技巧。《Verilog HDL高级数字设计(第2版)(英文版)》既可作为电子与通信、电子科学与技术、自动控制、计算机等专业领域的高年级本科生和研究生的教材或参考资格,也可用于电子系统设计及数字集成电路设计工程师的专业技术培训。 编辑推荐《Verilog HDL高级数字设计(第2版)(英文版)》特色・重点讨论现代数字电路系统的设计方法・阐述并推广基于Verilog 2001和2005,且可综合的RTL描述和算法建模的设计风格・明确指出了可综合和不可综合循环的区别・讲述了如何应用ASM和ASMD图进行行为级建模・深入讨论基于Verilog 2001和2005的数字处理系统、RISC计算机和各种数据通道控制器、异步和同步FIFO设计的算法和架构及综合的设计实例・给出了150多个经过完全验证的实例,对时序分析、故障模拟、测试和可测性设计进行切合实际的讨论・含有利用Vetilog 2001和2005编写的具备JTAG和BIST可测功能的实用设计案例・每章后均设计了一些涉及面广且难度高的习题・包含一套与《Verilog HDL高级数字设计(第2版)(英文版)》内容配套的可适合实验室实验验证的FPGA设计实例,如ALU、可编程电子锁、有FPFO的键盘扫描器、可纠错的串行通信接口、基于SRAM的控制器、异步和同步FIFO设计、存储器及RISC CPU《Verilog HDL高级数字设计(第2版)(英文版)》支持网站内容包括:所有模型的源文件、仿真实例的测试平台源文件、幻灯片文件、某些工具软件的速成教案及常见问题解答(FAQ) ……
所属专题
CPLD、HDL编程技术资料、CPLD、HDL设计与实践资料大全!
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书