资料
  • 资料
  • 专题
基于FPGA的高频时钟的分频和分配设计
推荐星级:
时间:2019-12-25
大小:82.5KB
阅读数:310
上传用户:2iot
查看他发布的资源
下载次数
0
所需E币
3
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
基于FPGA的高频时钟的分频和分配设计 基于FPGA的高频时钟的分频和分配设计 [pic] 摘要:介 绍了为PET(正电子发射断层扫描仪)的前端电子学模块提供时间基准而设计的一种新型 高频时钟扇出电路。该电路利用FPGA芯片来实现对高频时钟的分频与 分配,并用LVDS传输标准对生成的多路时钟信号进行传输,从而最大程度地减少了输出 各路时钟之间的延时偏差,同时利用低压差分信号的传输特性增强了信号 的抗干扰能力。文章给出了采用VHDL语言编写的时钟电路程序代码。     关键词:FPGA;高频时钟;VHDL 1 引言 随 着应用系统向高速度、低功耗和低电压方向的发展,对电路设计的要求越来越高传统集 成电路设计技术已无法满足性能日益提高的整机系统的要求。同时,由于 IC设计与工艺技术水平的提高,集成电路规模越来越大,复杂程度越来越高。目前已 经可以将整个系统集成在一个芯片上,即片上系统(System on a Chip缩写为SOC),这种芯片以具有系统级性能的复杂可编程逻辑器件(CPL D)和现场可编程门阵列(FPGA)为主要代表。与主要实现组合逻辑功 能的CPLD相比,FPGA主要用于实现时序逻辑功能。对于ASIC设计来说,采 用FPGA在实现小型化、集成化和高可靠性系统的同时,还可以减少风险、 降低成本、缩短开发周期。 [pic] 2 系统硬件组成 本 文介绍的时钟板主要由于为PET(正电子发射断层扫描仪)的前端电子学模块提供3 2路系统时钟(62.5MHz)和32路同步时钟(4MHz)。时钟信号 之间的偏差要求在2ns之内。为了消除各路时钟信号之间的偏差,文中介绍利用FP GA来实现主时钟的分频、零延时输出和分配,同时利用LVDS技术实现多 路时钟的传输的实现方法。图1所示是其硬件设计示意图。 由 图1可知,……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书