资料
  • 资料
  • 专题
基于MODELSIM与ISE的FPGA设计全流程
推荐星级:
时间:2019-12-25
大小:235.89KB
阅读数:293
上传用户:二不过三
查看他发布的资源
下载次数
0
所需E币
3
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
基于MODELSIM与ISE的FPGA设计全流程FPGA 设计全流程:Modelsim>>Synplify.Pro>>ISE 第一章 Modelsim 编译 Xilinx 库 第二章 调用 Xilinx CORE-Generator 第三章 使用 Synplify.Pro 综合 HDL 和内核 第四章 综合后的项目执行 第五章 不同类型结构的仿真 第一章 Modelsim 编译 Xilinx 库 本章介绍如何编译 HDL 必须的 Xilinx 库和结构仿真。 创建将被编译库的目录 在编译库之前,最好先建立一个目录(事实上必须建立一个目录) ,步骤如下。(假设 Modelsim 的安装目录是“$Modeltech_6.0” ,ISE 的安装目录是“$Xilinx”) ◆ 在“$Modeltech_6.0/”目录下建立一个名为 XilinxLib 的文件夹; ◆ 启动 Modelsim 后,从“File”菜单项中点击“Change Directory”并指定到刚刚 建立的那个文件夹“XilinxLib” ; ◆ 接下来要做的事情是将 Xilinx 库编译到“XilinxLib”文件夹中。有三个库需要被 编译。它们分别是“simprims”, “unisims”和“XilinxCoreLib”;(所有这些库文 件都在“$Xilinx/verilog/src”目录下) ◆ 点击 Modelsim 中的“Workspace”窗口,建立一个名为 Xilinx_Co……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书