资料
  • 资料
  • 专题
  • 所需E币:1
    下载:1
    大小:354.95KB
    时间:2019.06.28
    上传者:xld0932
    基于高速单片机和复杂可编程逻辑器件(CPLD)设计了一种具有霍尔位置传感器接口电路、电流采样电路以及编码器接口电路的无刷直流电机伺服控制器。该控制器可以实现无刷直流电机的有位置传感器控制和无位置传感器
  • 所需E币:1
    下载:1
    大小:826.87KB
    时间:2019.06.28
    上传者:xld0932
    基于DSP和CPLD芯片,研究了8kW电压型PWM整流器的硬件电路和软件设计。硬件设计包括主电路设计、控制电路设计、驱动电路设计和信号调理电路设计等部分。软件部分引入电压矢量控制策略,并给出了基于DS
  • 所需E币:1
    下载:1
    大小:411.89KB
    时间:2019.06.28
    上传者:xld0932
    采用CpLD芯片和单片机相结合方法实现对正弦波和方波信号的频率测量。硬件设计方面通过施密特触发器进行信号整形,再利用cPLD进行频率计数,然后将计得的数据传输到单片机中进行处理,最后用LcD1602液
  • 所需E币:1
    下载:1
    大小:331.19KB
    时间:2019.06.28
    上传者:xld0932
    智能看门狗是基于CPLD技术,使用VHDL语言实现的,具有功能灵活可变、参数设置方便、使用简单快捷等优点。由于CPLD具有可反复擦写/编程特性,为看门狗的设计和调试提供方便。
  • 所需E币:1
    下载:1
    大小:970.89KB
    时间:2019.06.28
    上传者:xld0932
    采用2片74LS190数字逻辑器件设计了两位数的分频器,给出了设计的原理图,接着使用Quartus-II工具软件进行分频器的功能仿真,结果表明该分频器能够对输入信号的频率实现1-99的分频,最后将编译
  • 所需E币:1
    下载:1
    大小:573.5KB
    时间:2019.06.28
    上传者:xld0932
    介绍了一种无盲区的高精度时间数字转换器的实现原理和设计方法,采用CPLD内部优化的门延迟线内插技术,实现了对时间的高分辨率测量;采用实时校准技术,保证了在不同温度和电压下的测量准确度。实验数据分析得出
  • 所需E币:1
    下载:1
    大小:1.64MB
    时间:2019.06.28
    上传者:xld0932
    以通用的高性能伺服驱动器为研究对象,选用STM32+CPLD作为控制芯片,采用转子磁场定向及空间矢量脉宽调制技术,详细介绍了伺服驱动器的硬、软件设计,提出了一款全数字、高性能的永磁同步伺服驱动器的设计
  • 所需E币:1
    下载:1
    大小:249.93KB
    时间:2019.06.28
    上传者:xld0932
    基于Xilinx公司的Vertext4FPGA嵌入式系统采用Flash作为BootLoader以及操作系统目标文件的存储介质。如果将FPGA的目标文件通过以太网接口发送给处理器,处理器接收到FPGA的
  • 所需E币:1
    下载:1
    大小:2.85MB
    时间:2019.06.28
    上传者:xld0932
    根据相位重合点理论对等精度数字频率计进行改进,采用该理论可使对标准频率信号和待测频率的计数同时开始,消除了对标准频率信号计数时±1个周期的误差。系统设计主要包括三部分:待测频率的整形放大部分;计数部分
  • 所需E币:1
    下载:1
    大小:281.29KB
    时间:2019.06.28
    上传者:xld0932
    利用呼吸感应体积描记(RIP)技术测量呼吸参数已得到了越来越广泛的认可,针对人体呼吸运动引起传感线圈的电感量变化非常小(小于几百nH),一般系统难以保证精确性和适用性问题;硬件设计采用了高精度恒流源,
  • 所需E币:1
    下载:1
    大小:409.88KB
    时间:2019.06.28
    上传者:xld0932
    设计并制作了一种基于CPLD的光纤通信实验编码发送模块。该系统分为光信号发送模块和CPLD编码模块,其中光信号发送模块以模拟电路为基础,且按电流走向布置探测点;CPLD编码模块以CPLD为基础,采用自
  • 所需E币:1
    下载:1
    大小:417.4KB
    时间:2019.06.28
    上传者:xld0932
    提出了基于CPLD实现分频器的功能,使用了VHDL语言进行设计,利用QuartusII软件平台进行仿真实验,并将编写的软件下载到CPLD器件中,进行硬件电路系统测试。结果表明该设计方案是可行的,且具有
  • 所需E币:1
    下载:1
    大小:277.86KB
    时间:2019.06.28
    上传者:xld0932
    随着高速数字信号的快速发展,对集成多核和高速接口的处理器的电源的上电时序的设计则越来越重要,严格的上电时序保证了器件免受损坏和进入良好的工作状态;基于CPLD的多电源上电时序的控制设计则更加可靠、稳定
  • 所需E币:1
    下载:1
    大小:369.5KB
    时间:2019.06.28
    上传者:xld0932
    X86处理器价格高,一旦出现故障会导致电子产品出现各种异常且定位困难。提出一种基于CPLD的X86系统硬件检测卡,当X86处理器出现故障时,将通往IO80端口地址的上电自检数据通过CPLD转成串行数据
  • 所需E币:1
    下载:1
    大小:972.23KB
    时间:2019.06.28
    上传者:xld0932
    现代通信系统中,高稳定性和高准确度的参考时钟源非常重要,为整个通信系统提供频率参考。基于此需求设计并实现了一款基于CPLD的GPS时钟驯服模块,给出了该模块的基本框架和构成,介绍GPS时钟驯服使用的关
  • 所需E币:1
    下载:1
    大小:1.62MB
    时间:2019.06.28
    上传者:xld0932
    为研究海底沉积物的声学特性参数,提出一种以STC12C5A60S2为控制核心的声波信号采集系统;具备实时声波信号采集的功能,实现4通道的数据采集;并设计了信号的放大、滤波、衰减、单端转差分变换电路,对
  • 所需E币:1
    下载:1
    大小:403.92KB
    时间:2019.06.28
    上传者:xld0932
    本文设计了一种基于蓝牙的物联网智能门锁。该智能门锁以蓝牙芯片CSR1024为核心,扩展专用外围触摸芯片和语音芯片,并给出了详细的电池使用时限估计方法。同时给出了基于CSRMesh蓝牙自组网技术的智能楼