资料
  • 资料
  • 专题
  • 所需E币:1
    下载:0
    大小:910.04KB
    时间:2019.06.28
    上传者:xld0932
    为提高数字通信系统的信道利用率及准确率,文中提出了一种8路数字信号的复接分接系统设计方案。方案主要采用乒乓操作解决低速数据采集高速输出的数据丢失问题。并且基于QuartusII11.0软件完成了方案的
  • 所需E币:1
    下载:0
    大小:966.78KB
    时间:2019.06.28
    上传者:xld0932
    文中简述了一种基于CPLD的多功能数字钟的设计方案。所有电路都固化在一片CPLD芯片中,电路结构简单、控制方便,资源利用率高,成本低,调试比较容易。采用VHDL和原理图相结合的设计输入方式,在MAXP
  • 所需E币:1
    下载:0
    大小:260.32KB
    时间:2019.06.28
    上传者:xld0932
    基于CPLD的数字时钟,采用原理图方式设计,使用自上而下的思想和模块化思想设计时钟系统,形成一个结构明晰的带有防机械按键抖动的多功能数字时钟。在ALTERA公司的开发平台QuartusII9.0上编译
  • 所需E币:1
    下载:1
    大小:277.86KB
    时间:2019.06.28
    上传者:xld0932
    随着高速数字信号的快速发展,对集成多核和高速接口的处理器的电源的上电时序的设计则越来越重要,严格的上电时序保证了器件免受损坏和进入良好的工作状态;基于CPLD的多电源上电时序的控制设计则更加可靠、稳定
  • 所需E币:1
    下载:0
    大小:603.28KB
    时间:2019.06.28
    上传者:xld0932
    通过步进电机工作原理对CPLD功能的研究,设计开发了一款基于CPLD的四相步进电机控制器,可以较完善地完成对步进电机多种工作方式下的控制。实际应用表明该控制器功能全面,执行速度快,具有良好的实际应用价
  • 所需E币:1
    下载:0
    大小:3.36MB
    时间:2019.06.28
    上传者:xld0932
    本系统利用ALTERA公司的EPM240T100C5N作为主控芯片,对四相八拍的步进电机进行控制,设计出了硬件电路,软件程序采用VHDL语言进行编程来实现电机的启停、正反转和加减速,并用Quartus
  • 所需E币:1
    下载:0
    大小:1.29MB
    时间:2019.06.28
    上传者:xld0932
    存储测试技术是建立在超大规模集成电路和计算机技术基础之上的现代测试技术。存储测试系统是为完成存储测试目的而设计的物理系统,它工作在高温、高压、强冲击振动、高过载等恶劣环境和紧凑设计条件下,自动完成被测
  • 所需E币:1
    下载:0
    大小:200.69KB
    时间:2019.06.28
    上传者:xld0932
    扩频通信是用比发送的信息数据速率高得多的伪随机编码来扩展通信信号的带宽,使其成为具有极低功率谱密度的宽带信号,以此来提高信号的抗干扰性和保密性。文章对伪随机码中的基本序列-m序列的性质和产生原理进行了
  • 所需E币:1
    下载:0
    大小:1.89MB
    时间:2019.06.28
    上传者:xld0932
    绝对式光电编码器以其可靠性好、精度高的优良性能被广泛应用在高精度伺服系统位置检测中。本文以一种绝对式光电编码器为研究对象,介绍了光电编码器的原理,以CPLD为控制器,设计了装置的硬件电路,利用状态机,
  • 所需E币:1
    下载:0
    大小:375.55KB
    时间:2019.06.28
    上传者:xld0932
    研究基于CPLD的半导体设备电源系统控制技术,介绍了CPLD相关知识、电源系统控制原理、电源系统控制硬件软件设计及抗干扰技术,最后结合实际应用指出基于CPLD的电源控制技术具有广泛的应用前景。
  • 所需E币:1
    下载:1
    大小:369.5KB
    时间:2019.06.28
    上传者:xld0932
    X86处理器价格高,一旦出现故障会导致电子产品出现各种异常且定位困难。提出一种基于CPLD的X86系统硬件检测卡,当X86处理器出现故障时,将通往IO80端口地址的上电自检数据通过CPLD转成串行数据
  • 所需E币:0
    下载:2
    大小:72.17KB
    时间:2019.06.28
    上传者:xld0932
    通过对CPLD器件的介绍以及VHDL语言特点的阐述,本文描述和分析了在逻辑电路编程中常见的毛刺信号电路并给出了相应的消除方法、程序和仿真波形。
  • 所需E币:1
    下载:0
    大小:633.57KB
    时间:2019.06.28
    上传者:xld0932
    基于CPLD的SPI接口设计与实现
  • 所需E币:1
    下载:0
    大小:1.52MB
    时间:2019.06.28
    上传者:xld0932
    Intel的最新处理器常用SPIFlash做BIOS存储介质,因此SPIFlash的升级是产品设计中必须妥善解决的问题。文中提出一种基于CPLD的SPIFLASH升级方案,利用CPLD完成JTAG协议
  • 所需E币:1
    下载:0
    大小:569.68KB
    时间:2019.06.28
    上传者:xld0932
    设计了CPLD的调光系统,它主要由CPLD控制器、NOMSFET驱动电路、光电池及信号处理电路A/D转换器件的反馈回路组成。系统采用PWM恒流调制,通过MOSFET管调节LED的亮度,测量室内环境照度
  • 所需E币:1
    下载:0
    大小:1.44MB
    时间:2019.06.28
    上传者:xld0932
    为了提高LCD1602显示效果,增强抗扰能力,文章基于TOP2812开发板,依据LCD1602操作时序要求,在开发板CPLD部分实现了LCD1602显示系统的设计。文中对LCD1602时序进行了详细分
  • 所需E币:1
    下载:1
    大小:972.23KB
    时间:2019.06.28
    上传者:xld0932
    现代通信系统中,高稳定性和高准确度的参考时钟源非常重要,为整个通信系统提供频率参考。基于此需求设计并实现了一款基于CPLD的GPS时钟驯服模块,给出了该模块的基本框架和构成,介绍GPS时钟驯服使用的关