资料
  • 资料
  • 专题
MT-101:旋变数字转换器.pdf
推荐星级:
时间:2019-12-27
大小:2.84MB
阅读数:130
上传用户:16245458_qq.com
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
何谓正确去耦?有何必要性? 如果电源引脚上存在纹波和 / 或噪声,大多数 IC 都会有某种类型的性能下降。数字 IC 的 噪声裕量会降低,时钟抖动则可能增加。对于高性能数字 IC,例如微处理器和 FPGA,电 源额定容差(例如 ±5%)包含直流误差、纹波和噪声之和。只要电压保持在容差内,数字 器件便符合规范。 说明模拟 IC 对电源变化灵敏度的传统参数是电源抑制比 (PSRR)。对于放大器,PSRR 是 输出电压变化与电源电压变化之比,用比率 (PSRR) 或 dB (PSR) 表示。PSRR 可折合到输 出端 (RTO)或输入端 (RTI)。RTI 值等于 RTO 值除以放大器增益。 图 1 显示典型高性能放大器 (AD8099) PSR 随频率、以大约 6 dB/8 倍频程(20 dB/10 倍频 程)下降的情况。图中显示了采用正负电源两种情况下的曲线图。尽管 PSR 在直流下是 90 dB,但较高频率下会迅速降低,此时电源线路上有越来越多的无用能量会直接耦合至 输出。因此必须一开始就要防止此高频能量进入芯片。一般通过组合电解电容(用于低频 去耦) 、陶瓷电容(用于高频去耦)来完成,也有可能使用铁氧体磁珠。 MT-101 指南 去耦技术 何谓正确去耦?有何必要性? 如果电源引脚上存在纹波和 / 或噪声,大多数 IC 都会有某种类型的性能下降。数字 IC 的 噪声裕量会降低,时钟抖动则可能增加。对于高性能数字 IC,例如微处理器和 FPGA,电 源额定容差(例如 ±5%)包含直流误差、纹波和噪声之和。只要电压保持在容差内,数字 器件便符合规范。 说明模拟 IC 对电源变化灵敏度的传统参数是电源抑制比 (PSRR)。对于放大器,PSRR 是 输出电压变化与电源电压变化之比,用比率 (PSRR) 或 dB (PSR) 表示。PSRR 可折合到输 出端 (RTO) 或输入端 (RTI)。RTI 值等于 RTO 值除以放大器增益。 图 1 显示典型高性能放大器 (AD8099) PSR 随频率、以大约 6 dB/8 倍频程(20 dB/10 倍频 程)下降的情况。图中显示了采用正负电源两种情况下的曲线图。尽管 PSR 在直流下是 90 dB,但较高频率下会迅速降低,此时电源线路上有越来越多的无用能量会直接耦合至 输出。因此必须一开始就要防止此高频能量进入芯片。一般通过组合电解电容(用于低频 去耦)、陶瓷电容(用于高频去耦)来完成,也有可能使用铁氧体磁珠。 数据转换器以及其他模拟和混合信号电路的电源抑制可能在数据手册中都有相关规定。不 过,在数据手册的应用部分,经常会针对几乎所有的线性和混合信号 IC 推荐电源去耦……
adi
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书