PCB Layout中的走 策略 PCB Layout中的走线策略 | | |电路设计 www.PCBTech.net 2003-5-11 中国PCB技术网 | |布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直| |接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得 | |以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。下面将针| |对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化 | |的走线策略。主要从直角走线,差分走线,蛇形线等三个方面来阐述。 | |1. 直角走线 | |直角走线一般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏| |的标准之一,那么直角走线究竟会对信号传输产生多大的影响呢?从原理 | |上说,直角走线会使传输线的线宽发生变化,造成阻抗的不连续。其实不 | |光是直角走线,顿角,锐角走线都可能会造成阻抗变化的情况。 | |[pic] | |直角走线的对信号的影响就是主要体现在三个方面:一是拐角可以等效为 | |传输线上的容性负载,减缓上升时间;二是阻抗不连续会造成信号的反射 | |;三是直角尖端产生的EMI。 | | | |传输线的直角带来的寄生电容可以由下面这个经验公式来计算: | |C=61W(Er)[si……