资料
  • 资料
  • 专题
采用全系列28-nm DSP 加速DSP 设计
推荐星级:
时间:2019-12-24
大小:1016.63KB
阅读数:207
上传用户:二不过三
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
实现具有不同性能、精度、知识产权(IP) 和开发流程的各种数字信号处理(DSP) 数据通路是一项挑战性的工作,需要投入大量的精力。越来越多的高性能DSP 数据通路在FPGA 中实现,因此,Altera 开发了全面的28 nm DSP 解决方案以解决这些难题,加速实现基于FPGA 的应用设计。本白皮书讨论这一系列产品的不同组件,怎样组合使用它们来加速实现DSP 设计。 采用全系列 28-nm DSP 加速 DSP 设计 WP-01136-1.1 白皮书 实现具有不同性能、精度、知识产权 (IP) 和开发流程的各种数字信号处理 (DSP) 数据 通路是一项挑战性的工作,需要投入大量的精力。越来越多的高性能 DSP 数据通路在 FPGA 中实现,因此,Altera 开发了全面的 28 nm DSP 解决方案以解决这些难题,加速 实现基于 FPGA 的应用设计。本白皮书讨论这一系列产品的不同组件,怎样组合使用它 们来加速实现 DSP 设计。 引言 虽然信号处理一般总是要用到数字信号处理器,但是,很明显的发展趋势是选择 FPGA 作为实现高性能、高精度信号处理的平台。相应的,FPGA 供应商在其内核硅片体系结 构中开始提供硬核乘法器以及 DSP 模块。还提供 IP 内核以帮助使用传统功能,例如有 ……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书