资料
  • 资料
  • 专题
  • 所需E币:0
    下载:10
    大小:983.11KB
    时间:2019.08.06
    上传者:328230725_895182095
    芯片制造的过程就如同用乐高盖房子一样,先有晶圆作为地基,再层层往上叠的芯片制造流程后,就可产出必要的IC芯片(这些会在后面介绍)。然而,没有设计图,拥有再强制造能力都没有用,因此,建筑师的角色相当重要
  • 所需E币:0
    下载:13
    大小:205KB
    时间:2019.08.06
    上传者:328230725_895182095
    SoC是系统级集成,将构成一个系统的软/硬件集成在一个单一的IC芯片里。它一般包含片上总线、MPU核、SDRAM/DRAM、FLASHROM、DSP、A/D、D/A、RTOS内核、网络协议栈、嵌入式实
  • 所需E币:0
    下载:5
    大小:423KB
    时间:2019.08.06
    上传者:328230725_895182095
    人类对视觉信号天生的敏感决定了对图形处理硬件性能的渴求成了现阶段硬件产业最炙手可热的话题。与满足听觉的音频设备相比,现在的图形处理技术水平给图形处理还留有很大的发展空间,要实现电影级别的实时三维渲染效
  • 所需E币:0
    下载:7
    大小:1.41MB
    时间:2019.08.06
    上传者:328230725_895182095
    根据实际负载电流需求选择合适的升压芯片5.0V/0.8AG5171TB1U口红型移动电源5.0V/1.2AG2116F11U单输出口1A移动电源5.0V/1.5AG5177ARE1U单输出口1.
  • 所需E币:0
    下载:2
    大小:364.88KB
    时间:2019.08.06
    上传者:328230725_895182095
    在芯片的整个设计过程中,设计者通常都要对设计不断进行验证工作,对于设计早期的问题,设计者可以去通过修改RTL代码解决;而在设计的后期阶段,例如临近最终签核(sign-off),则可以通过工程改变命令(
  • 所需E币:0
    下载:3
    大小:19.02KB
    时间:2019.08.06
    上传者:328230725_895182095
    前端设计的主要流程:1、规格制定芯片规格:芯片需要达到的具体功能和性能方面的要求2、详细设计就是根据规格要求,实施具体架构,划分模块功能。3、HDL编码使用硬件描述语言(vhdlVeriloghdl)
  • 所需E币:0
    下载:2
    大小:406.38KB
    时间:2019.08.06
    上传者:328230725_895182095
    现今我国对集成电路芯片的需求量每年正以15%的速度增加,它们广泛的应用于通讯、计算机、网络等高科技领域。下表给出1997年到2014年国际集成电路工艺的发展趋势:
  • 所需E币:0
    下载:29
    大小:1.24MB
    时间:2019.08.06
    上传者:328230725_895182095
    本论文完成了一种应用于集成于射频芯片的LDO的分析与设计。本文主要从稳定性、负载瞬态响应、电源抑制比和噪声四个方面进行了分析。然后,采用SMIC0.18μmCMOS工艺完成了包括功率调整管、电阻反馈网
  • 所需E币:0
    下载:3
    大小:23.5KB
    时间:2019.08.06
    上传者:328230725_895182095
    在通信、仪器仪表和控制等领域的信号处理系统中,经常要使用到正弦波以及其他波形发生器。通常可以通过下述两种方法来产生所需波形。一种方法为使用算法直接产生(如正弦波通过泰勒级数展开得到),这种方法能直接精
  • 所需E币:0
    下载:11
    大小:2.61MB
    时间:2019.08.06
    上传者:328230725_895182095
    1.1.1导体、半导体和绝缘体自然界中很容易导电的物质称为导体,金属一般都是导体。有的物质几乎不导电,称为绝缘体,如橡皮、陶瓷、塑料和石英。另有一类物质的导电特性处于导体和绝缘体之间,称为半导体,如锗
  • 所需E币:0
    下载:13
    大小:11.66MB
    时间:2019.08.06
    上传者:328230725_895182095
    1946年2月14日在美国宾夕法尼亚大学的莫尔电机学院诞生(莫科里),由18,800多个电子管组成,重量30多吨,占地面积170多平方米。
  • 所需E币:0
    下载:5
    大小:760.57KB
    时间:2019.08.06
    上传者:328230725_895182095
    随着IC设计的规模更大,速度更快,以及便携式设备的广泛需求,设计中功耗的问题越来越凸现出来,所以在整个设计流程中就需要对功耗进行分析和低功耗设计,这些技术可以保证芯片的每一部分都能高效、可靠、正确地工
  • 所需E币:0
    下载:10
    大小:173.58KB
    时间:2019.08.06
    上传者:328230725_895182095
    一、半导体缺陷1.位错:位错又可称为差排(英语:dislocation),在材料科学中,指晶体材料的一种内部微观缺陷,即原子的局部不规则排列(晶体学缺陷)。从几何角度看,位错属于一种线缺陷,可视为晶体
  • 所需E币:0
    下载:22
    大小:9.17MB
    时间:2019.08.06
    上传者:328230725_895182095
    Part1超大规模集成电路设计导论CMOS工艺、器件/连线逻辑门单元电路、组合/时序逻辑电路功能块/子系统(控制逻辑、数据通道、存储器、总线)Part2超大规模集成电路设计方法设计流程系统设计与验证R
  • 所需E币:0
    下载:7
    大小:2.46MB
    时间:2019.08.06
    上传者:328230725_895182095
    ASIC项目的主要步骤包括:预研阶段;顶层设计阶段;模块级设计阶段;模块实现阶段;子系统仿真阶段;系统仿真,综合和版图设计前门级仿真阶段;后端版面设计阶段;测试向量准备阶段;后端仿真阶段;生产签字;硅
  • 所需E币:0
    下载:11
    大小:199.03KB
    时间:2019.08.06
    上传者:328230725_895182095
    现代通讯产品中,各种存储器的应用已经是越来越广泛,可以这么说,产品中包含的存储器的特性的好坏,直接关系到产品整体性能。因此,存储器芯片的设计,在通讯产品的设计中,也显得愈发重要。目前在通讯产品中应用的
  • 所需E币:0
    下载:8
    大小:1.16MB
    时间:2019.08.06
    上传者:328230725_895182095
    •MultipleFrequencyBands,SimultaneousOperationformultiplestandards&Applications(WLAN,Bluetooth,RFID,…