资料
  • 资料
  • 专题
  • 所需E币:5
    下载:0
    大小:2.32MB
    时间:2020.03.26
    上传者:quw431979_163.com
    国防科技大学讲义……
  • 所需E币:5
    下载:0
    大小:215.24KB
    时间:2020.03.26
    上传者:2iot
    wince驱动开发介绍……
  • 所需E币:4
    下载:0
    大小:8.48MB
    时间:2020.03.26
    上传者:微风DS
    AVR高速嵌入式单片机原理与应用……
  • 所需E币:5
    下载:0
    大小:136.67KB
    时间:2020.03.26
    上传者:238112554_qq
    NiosII培训教程与实验材料……
  • 所需E币:5
    下载:2
    大小:781.65KB
    时间:2020.03.26
    上传者:238112554_qq
    STM32F10xxxTIM应用实例……
  • 所需E币:4
    下载:1
    大小:128.19KB
    时间:2020.01.03
    上传者:quw431979_163.com
    《PCB板设计中的接地方法与技巧》……
  • 所需E币:5
    下载:0
    大小:201.5KB
    时间:2020.03.26
    上传者:2iot
    不错的资料|用EDA设计LED汉字滚动显示器||   摘要:本文主要讨论了使用EDA工具设计汉字滚动显示器的技术问题||。文中首先描述了基于现场可编程门阵列(FPGA)的硬件电路;然后研究||了在8×
  • 所需E币:4
    下载:0
    大小:97.99KB
    时间:2020.03.26
    上传者:238112554_qq
    本应用实例为PTN3151应用板的文档,该板是为1:10LVTTL时钟分配器件以及3态输出的最优评测而设计的。……
  • 所需E币:5
    下载:0
    大小:1.48MB
    时间:2020.03.26
    上传者:givh79_163.com
       Embeddedprogrammablelogicdevices(PLDs),providingsystem-on-a-programmable-chip(SOPC)integrationina
  • 所需E币:5
    下载:0
    大小:196.5KB
    时间:2020.03.26
    上传者:givh79_163.com
    不错的资料,与大家分享Altera的FPGA下载常见问题经验小结软件部分:对于QUARTUSII4.0版本软件,在安装完成后,需要做如下设置,软件才能够正常工作。第一:设置license。第二:安装驱
  • 所需E币:5
    下载:0
    大小:127.5KB
    时间:2020.03.26
    上传者:16245458_qq.com
    不错的资料,与大家分享希望以后大家能够把好的资料分享,共同进步!3-DES算法的FPGA高速实现|||||||摘要:介绍3-DES算法的概要;以Xilinx公司SPARTANII结构的XC2S100为
  • 所需E币:4
    下载:0
    大小:56KB
    时间:2020.03.26
    上传者:238112554_qq
    不错的资料,与大家分享希望以后大家能够把好的资料分享,共同进步!Cyclone与Spartan-3对比基本特性|Feature|Cyclone|Spartan-3||CoreSupplyVoltage
  • 所需E币:4
    下载:0
    大小:67.5KB
    时间:2020.03.26
    上传者:quw431979_163.com
    不错的资料,与大家分享希望以后大家能够把好的资料分享,共同进步!Cyclone与LVPECL器件的互连对于Cyclone器件,目前在QuartusII中没有直接对LVPECL电平标准的选择,只有选择L
  • 所需E币:5
    下载:0
    大小:95.5KB
    时间:2020.03.26
    上传者:rdg1993
    不错的资料,与大家分享希望以后大家能够把好的资料分享,共同进步!逻辑综合中对关键路径处理方法的研究|||[作者:同济大学微电子中心夏有为林正浩 | 更新时间:2005-8-19]||||||摘要:本文
  • 所需E币:4
    下载:0
    大小:37.5KB
    时间:2020.01.03
    上传者:16245458_qq.com
    不错的资料,与大家分享希望以后大家能够把好的资料分享,共同进步!《用CPLD配置SpartanII器件》的附加说明1.应用电路[pic]VHDL描述中假设输入时钟频率为24MHz,所以进行了8分频(最
  • 所需E币:4
    下载:0
    大小:100.3KB
    时间:2020.03.26
    上传者:238112554_qq
    不错的资料,与大家分享希望以后大家能够把好的资料分享,共同进步!怎样写testbench本文的实际编程环境:ISE6.2i.03ModelSim5.8SESynplifyPro7.6编程语言VHDL在
  • 所需E币:5
    下载:0
    大小:723.75KB
    时间:2020.03.26
    上传者:quw431979_163.com
    不错的资料,与大家分享希望以后大家能够把好的资料分享,共同进步!JerryPan(CytechTechnologyWHOffice)1义2004-7-16QIIЁSysnplifyPro.FPGAЁд