资料
  • 资料
  • 专题
测试高速ADC的模拟输入相位不平衡
推荐星级:
类别: 测试测量
时间:2019-12-31
大小:638.46KB
阅读数:175
上传用户:rdg1993
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
使用高速ADC(模数转换器)进行产品开发时,或者评估这些器件以便用于设计时,必须注意ADC的输出谐波。ADC通常使用差分输入,使共模噪声和失真降至最低,但只有在平衡和对称的情况下,这些输入才能发挥最大效用。可以使用一个由两个RF信号发生器和一个振荡器组成的测试系统,来测量差分不平衡对ADC输入的影响。 电缆应为同一类型并且长度相同。从信号发生器到分路器的电 测试高速 ADC 的模拟输 缆长度必须相同,这点很容易明白。分路器之后的电缆长度(连 接到ADC和示波器)容易忽略,也需要相同的长度以保护测量 入相位不平衡 结果。如果评估板上具有从连接点到ADC引脚的走线,则从分 路器到示波器也必须复制相同长度的走线。因此,考虑到走线 作者:Rob Reeder 差异,从分路器到示波器的电缆长度可能需要略有不同。同等 信号路径可确保您在示波器上查看的信号能够准确代表 ADC 相位不平衡反映高速模数转换器对偶次阶失真的抑制程度,了 模拟输入引脚上的信号。 解这一参数有助于了解模拟输入网络设计中的权衡因素。 ……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书