资料
  • 资料
  • 专题
  • 所需E币:3
    下载:2
    大小:939.83KB
    时间:2019.12.12
    上传者:wsu_w_hotmail.com
    200WLLC的设计实例—电源技术研讨会演讲课题之讨论
    llc
  • 所需E币:2
    下载:0
    大小:937.89KB
    时间:2019.06.18
    上传者:feiniao2008
    UC3843_ww达到w.ic37.com
  • 所需E币:2
    下载:0
    大小:930.37KB
    时间:2022.03.31
    上传者:Argent
    FPGA-CPLD数字电路设计经验分享
  • 所需E币:1
    下载:0
    大小:926.39KB
    时间:2020.06.18
    上传者:Argent
    智能时代,电子产品丰富多彩,设计方案多多。手头有些硬件、软件方面的设计资料,包括成熟的方案,分享出来仅供大家参考,欢迎下载。
  • 所需E币:2
    下载:0
    大小:916.74KB
    时间:2019.06.25
    上传者:feiniao2008
    EMI-EMC设计秘籍
  • 所需E币:2
    下载:12
    大小:915.01KB
    时间:2019.07.11
    上传者:CyanWing
    华为C语言编程规范。
  • 所需E币:0
    下载:2
    大小:912.66KB
    时间:2020.11.17
    上传者:stanleylo2001
    STM32Cube学习之十六:ID加密
  • 所需E币:5
    下载:0
    大小:911.5KB
    时间:2019.12.13
    上传者:quw431979_163.com
    本文主要讲了PLC的有关内容:PLC设计过程及需完成的内容,电机延时启动控制,定时器做震荡电路,设计一个5昼夜计时器,利用堆栈指令控制电机正反转,利用SET置位、RST复位指令对电机连续运行控制,基本
    plc
  • 所需E币:2
    下载:1
    大小:908.71KB
    时间:2019.06.21
    上传者:feiniao2008
    eemc_product_08交流电源线电磁兼容滤波器,防止噪音的渗透和泄漏.
  • 所需E币:3
    下载:0
    大小:905.69KB
    时间:2019.12.16
    上传者:2iot
    一、布局注意事项:(1)结构设计要求在PCB布局之前需要弄清楚产品的结构。结构需要在PCB板上体现出来。比如腔壳的外边厚度大小,中间隔腔的厚度大小,倒角半径大小和隔腔上的螺钉大小等等(换句话说,结构设
  • 所需E币:1
    下载:3
    大小:905.33KB
    时间:2020.11.24
    上传者:简单qqq
    快充方案NT6008QC3.0
  • 所需E币:2
    下载:2
    大小:904.6KB
    时间:2019.06.10
    上传者:feiniao2008
    传统的AC-DC变换器和开关电源,其输入电路普遍采用了全桥二极管整流,输出端直接接到大电容滤波器。
  • 所需E币:0
    下载:1
    大小:904.2KB
    时间:2020.08.10
    上传者:kaidi2003
    PI_LinkSwitch-LP初级侧调整(PSR)恒压恒流开关电源IC,可替换阻容降压式电源.pdf
  • 所需E币:1
    下载:0
    大小:903.61KB
    时间:2021.03.26
    上传者:jerlin88
    allegropcbdesignGXLXLL异同
  • 所需E币:5
    下载:4
    大小:880.82KB
    时间:2019.12.16
    上传者:16245458_qq.com
    如今,人们的生活已经离不开智能手机等数码产品,而PCB是这些数码产品的重要组成部分,而现在,有很多工厂专门生产PCB,对于一位专业的PCB采购来说,该从哪些方面来选择pcb工厂呢?
    pcb
  • 所需E币:5
    下载:0
    大小:880.79KB
    时间:2019.12.16
    上传者:wsu_w_hotmail.com
    热功率模拟系统用于测试整星热平衡试验时模拟星上各设备热量分布情况,以检测整星的热控系统性能。本系统采用数字信号处理(DSP)组成单元处理系统,采用控制器局部网(CAN)总线组成通信网络,通过计算机对每
    DSP
  • 所需E币:0
    下载:17
    大小:872.81KB
    时间:2019.09.11
    上传者:1271048181_833989317
    DAC的底噪收到采样时钟,自身热噪,数字躁底等共同作用。这里想通过实验查看数字躁底对DAC底噪的影响,特别是在LTE系统,系统指标要求没有GSM严苛的情况下,是不是可以降低数字链路的位宽,对下行链路处