大家知道Altera的FPGA可以通过EPCS这种Flash性质的配置芯片来进行配置,而EPCS芯片的烧写有两种方式,一种是直接通过AS口直接独立烧写POF文件,这样就需要给电路设计一个独立的10针插座;还有一种方式是可以借用JTAG的口来烧写,只是需要事先将配置文件*.sof文件转换成JIC文件。
JIC文件的转换方法,是在工程全编译后生成SOF文件,然后再通过QII文件菜单下的转换工具来进行转换,如图1所示。
今天给大家介绍一种通过脚本让Quartus II在编译过程的同时自动生成JIC文件。前提是设计者事先要确认一个正确的转换设置(不同的设计可能设置会有不同),再将这种设置保存到一个*.cof(这里命名为jicgen.cof)文件之中,如图2所示。
接着是编写一个简单的TCL脚本文件,该脚本文件中其实就一句话,即“exec quartus_cpf -c jicgen.cof”。
最后一步是在工程的配置文件*.qsf文件中添加一句 “set_global_assignment -name POST_FLOW_SCRIPT_FILE "quartus_sh:JicGen.tcl"” 这样工程在编译结束后会为我们自动生成所需的JIC文件了。
文章评论(0条评论)
登录后参与讨论