原创 QuartusII使用点滴

2012-12-3 13:04 4240 14 16 分类: FPGA/CPLD 文集: QuartusII

概述:


         总结一些使用QuartusII软件的小经验,有些技巧性的东西很久不用或者不是经常用到很容易就忘掉,等到用到再到处查找确实费时费力。


       1、使用PinPlanner观察Pad


        Altera的引脚分配经常会在某些特别标准中存在一些限制,比如LVDS差分引脚周围就有至少隔多少个row pad才能配置单端引脚的限制等等。。。。


       那么我们如何确定某个pin的pad和别的pin对应的pad的关系呢?


       答案是我们可以通过PinPlanner里的一个工具来观察每个pin对应的pad。具体操作是先打开PinPlanner(不要告诉我你不知道如何打开),在PinPlanner界面选择View菜单下的Pad View即可,请参考以下二图:


图一:在PinPlanner的View菜单下打开Pad View


点击看大图


图二:Pad View界面


点击看大图


上图是放大后的Pad View,虚线分出了一个个pad row或者pad column。


 


       最后引申一下,在进行ddr设计的已经使用到的vref引脚附近必须间隔两个pad才能分配普通的pin(所谓普通的pin就是非DQ、DM以及DQS等pin)。如以下各图显示:


点击看大图


上图显示的是正确分配,led[3](N9)与vref(T6)引脚中间隔了两个pad(分别为DQS和DM),而实际中封装中他们对应的位置怎样的呢,见下图:


点击看大图


从上图其实很难看出led[3]和左边vref(T6)对于的pad位置关系,另外上图同时显示了另一个错误的分配,即P12位置分配了led[1],其与右边的vref(T11)对应的pad靠的太近所以被认为的错误的assignment。他们的pad对应图如下所示:


点击看大图


 


 


 


       2、Vhdl文件的后缀可以写成vhd也可写成vhdl;Verilog文件后缀可以写出v,也可以写成vl,也可以写成vlg,还可以写成verilog。


 


       3、你是不是偶尔会在用SignalTapII的时候发现某个信号完全被取反了呢(也即该信号与你实际中设计中赋予的值完全相反-Inverted)?!


       如果有,千万别急,不用认为是设计有问题或者认为SignalTapII有问题。其实QuartusII软件有个选项是默认打开的,即“Not Gate Push-Back”选项。该选项的设置在Settings->Anaysis&Synthesis Settings->More Settings->Existing Option Settings里面。将该选项Off掉就ok了。


        仔细看该选项的说明,可以知道,其实QuartusII编译器会在你的设计中它认为有需要的地方加上或者叫插入一个带非门输入的register,该register上电后是High有效,所以输入带Not Gate,也即是说整个设计的功能没有变化,但是这时你用SignalTapII抓却是Not Gate以后的信号。

PARTNER CONTENT

文章评论2条评论)

登录后参与讨论

用户234619 2010-6-10 10:45

受教!!!

coyoo 2009-7-6 13:18

希望有很好的使用经验和使用体验中这里讨论
相关推荐阅读
coyoo 2024-12-25 14:13
ALTERA Cyclone 10器件的使用-8:特定的上电顺序
概述 Intel 要求用户为其10代FPGA器件使用特定的上电和掉电顺序,这就要求用户在进行FPGA硬件设计的时候必须选择恰当的FPGA供电方案,并合理控制完整的供电上电顺序。经过在Cyclone 1...
coyoo 2024-12-22 11:46
AD9218子板在新处理板上表现的问题
概述 新的数据处理板融合了数字和数据处理功能模块,计划采用ADI的4通道串行ADC芯片代替之前的并行ADC。由于初次使用,所以初次设计时预留了AD9218的子板的插槽。 在调试AD9633功能的同时并...
coyoo 2024-12-14 17:15
在Cyclone 10 GX器件上实现高精度TDC探索
概述 Cyclone 10 GX器件的ALM结构与Cyclone V类似,所以在Cyclone 10 GX器件上实现TDC功能理论上是可以完全参考甚至移植自Cyclone V系列的成功案例。但是,现实...
coyoo 2024-12-10 13:28
Cyclone V GX FPGA设计TDC的优化问题
概述 通过前面的研究学习,已经可以在CycloneVGX器件中成功实现完整的TDC(或者说完整的TDL,即延时线),测试结果也比较满足,解决了超大BIN尺寸以及大量0尺寸BIN的问题,但是还是存在一些...
coyoo 2024-12-03 12:20
比较器检测模拟脉冲说明(四)
概述 说明(三)探讨的是比较器一般带有滞回(Hysteresis)功能,为了解决输入信号转换速率不够的问题。前文还提到,即便使能滞回(Hysteresis)功能,还是无法解决SiPM读出测试系统需要解...
coyoo 2024-11-16 13:54
不同ADC采样同一前端模拟信号时转换用时差异分析
概述 同一组前端模拟信号接入由不同型号ADC组成的模数转换电路时,采样后在FPGA中发现采样用时差异较大。本文主要分析这个时间差异形成的原因,并记录该差异产生对系统造成的影响。系统数字化简介 项目前端...
EE直播间
更多
我要评论
2
14
关闭 站长推荐上一条 /3 下一条