《高速系统设计:抖动、噪声与信号完整性》,电子工业出版社出版,外文书名: Jitter,Noise and Signal Integrity at High-Speed,作者:李鹏 (Mike Peng Li) (作者), 李玉山 (译者), 潘健 (译者), 初秀琴 (译者), 等 (译者) 。本书着重介绍了最新的抖动、噪声、误码(JNB)和信号完整性问题的解决方案,内容涉及理论、分析、方法和应用。本书讨论了链路部件和整个系统中的误码及信号完整性难题;论述了与误码及信号完整性有关的术语、定义、基本概念和产生根源;给出了最新的理论、分析、方法和实际对象,引导读者从最基本的数学、统计学、电路与系统模型出发,直到掌握最终的应用技术。本书的重点在于研究时钟及串行数据通信中的应用问题,涵盖误及信号完整性的仿真、建模、诊断、调试及一致性测试等。
《高速系统设计:抖动、噪声与信号完整性》图书目录
第1章绪论
1.1抖动、噪声和通信系统基础
1.1.1什么是抖动、噪声和信号完整性
1.1.2抖动和噪声如何影响通信系统的性能
1.2时序抖动、幅度噪声和信号完整性的根源
1.2.1固有噪声和抖动
1.2.2噪声转化为时序抖动
1.2.3非固有噪声和抖动
1.3抖动、噪声的统计信号描述
1.3.1峰峰值和均方根RMS描述
1.3.2抖动或噪声的概率密度函数及分量描述
1.4抖动、噪声和BER的系统描述
1.4.1参考基准选取的重要性
1.4.2串行数据通信中的抖动传递函数
1.5抖动、噪声、误码率和信号完整性研究述评
1.6全书概要
参考文献
第2章抖动、噪声及信号完整性的统计信号与线性理论
A部分:概率、统计量和随机信号
2.1随机变量及其概率分布
2.1.1随机变量和概率
2.1.2概率分布函数
2.2统计估计
2.2.1数学期望或均值
2.2.2方差
2.2.3矩
2.2.4切比雪夫不等式
2.2.5相关性
2.3采样与估计
2.3.1采样估计与收敛
2.3.2中心极限定理
2.4随机过程与谱分析
2.4.1随机过程的PDF和CDF
2.4.2随机过程的统计估计量
2.4.3几种随机过程形式
2.4.4信号功率和功率谱密度(PSD)
B部分:线性系统理论
2.5线性时不变系统
2.5.1时域分析
2.5.2频域分析
2.5.3LTI系统的性质
2.6LTI系统的统计估计量
2.6.1均值
2.6.2自相关函数
2.6.3均方值
2.7LTI系统的功率谱密度
2.7.1输出的功率谱密度
2.7.2输出自相关函数
2.8小结
参考文献
第3章抖动及噪声的根源、机理与数学模型
3.1确定性抖动(DJ)
3.1.1数据相关性抖动(DDJ)
3.1.2周期性抖动(PJ)
3.1.3有界不相关抖动BUJ
3.2随机抖动
3.2.1高斯抖动
3.2.2高阶f—α抖动
3.3总抖动PDF与功率谱密度
3.3.1总抖动的PDF
3.3.2总抖动的功率谱密度
3.4小结
参考文献
第4章抖动、噪声、误码率及相互关系
4.1眼图和BER要点
4.2总抖动PDF与各分量PDF的关系
4.2.1总抖动的PDF
4.2.2抖动PDF的卷积
4.2.3眼图结构对应的抖动PDF
4.3总噪声PDF与各分量PDF的关系
4.3.1总幅度噪声的PDF
4.3.2噪声PDF的卷积
4.3.3眼图结构对应的噪声PDF
4.4时序抖动和幅度噪声的联合PDF
4.4.1通用二维PDF
4.4.2二维高斯分布
4.5BER与抖动/噪声的关系
4.5.1时序抖动和BER
4.5.2幅度噪声和BER
4.5.3抖动和噪声共同作用下的BER
4.6小结
参考文献
第5章统计域抖动及噪声的分离与分析
5.1抖动分离的原因和目的
5.1.1实际抖动分析及测试中的直接观测量
5.1.2表征、诊断和调试中的需求
5.1.3统计域中抖动分离方法概述
5.2基于PDF的抖动分离
5.2.1针对PDF的尾部拟合法
5.2.2通过反卷积确定DJ的PDF
5.3基于BERCDF的抖动分离
5.3.1针对BERCDF的尾部拟合法
5.3.2“变换的”BERCDF的尾部拟合法
5.3.3从BERCDF或Q因子中估计DJPDF
5.3.4从BERCDF中估计总抖动TJ
5.4直接型双狄拉克抖动分离法
5.4.1总抖动PDF
5.4.2总BERCDF
5.4.3直接型“双δ”DJ模型的精度
5.5小结
参考文献
第6章时域、频域抖动及噪声分离与分析
6.1抖动的时域及频域表征
6.1.1抖动的时域表示
6.1.2抖动的频域表示
6.2DDJ分离
6.2.1基于抖动时间函数的分离法
6.2.2基于傅里叶频谱或PSD的分离法
6.2.3从DDJ中分离DCD和ISI
6.3PJ,RJ及BUJ分离
6.3.1基于傅里叶频谱
6.3.2基于PSD
6.3.3基于时域方差函数
6.4脉宽拉缩
6.4.1PWS的定义
6.4.2PWS的平均和DDJ
6.4.3PWS估计
6.5时域、频域抖动分离法对比
6.6小结
参考文献
第7章时钟抖动
7.1时钟抖动
7.1.1时钟抖动的定义
7.1.2时钟抖动的影响
7.2几种抖动的定义和数学模型
7.2.1相位抖动
7.2.2周期抖动
7.2.3周期间抖动
7.2.4相互关系
7.3时钟抖动与相位噪声
7.3.1相位噪声
7.3.2相位抖动到相位噪声的转换
7.3.3相位噪声到相位抖动的转换
7.4小结
参考文献
第8章锁相环抖动及传递函数分析
8.1锁相环简介
8.2PLL时域及频域行为
8.2.1时域建模与分析
8.2.2频域建模与分析
8.3PLL功能及参数分析
8.3.1功能分析
8.3.2参数分析
8.4PLL抖动及噪声分析
8.4.1相位抖动功率谱密度(PSD)
8.4.2方差及PSD
8.5二阶PLL分析
8.5.1系统传递函数
8.5.2特性参数
8.5.3抖动及传递函数分析
8.6三阶PLL分析
8.6.1系统传递函数
8.6.2特性参数
8.6.3抖动和传递函数分析
8.7与PLL传统分析方法的对比
8.8小结
参考文献
第9章高速链路抖动及信号完整性机理
9.1链路系统的体系结构与部件
9.2发送器
9.2.1发送器子系统体系结构
9.2.2性能的决定性因素
9.3接收器
9.3.1接收器子系统体系结构
9.3.2接收器性能的决定性因素
9.4信道或媒质
9.4.1信道材料和特性
9.4.2信道中的其他损耗
9.5参考时钟
9.6总链路抖动预算
9.7小结
参考文献
第10章高速链路抖动及信令完整性的建模与分析
10.1线性时不变近似
10.2发送器建模与分析
10.2.1发送器数据位流
10.2.2发送器均衡
10.2.3发送器抖动相位调制
10.2.4发送器噪声幅度调制
10.2.5发送器损耗
10.2.6发送器驱动器
10.3信道建模与分析
10.3.1信道线性时不变LTI建模
10.3.2信道传递函数
10.3.3通用信道模型
10.4接收器建模与分析
10.4.1接收器损耗
10.4.2接收器时钟恢复
10.4.3接收器均衡
10.4.4接收器参考电压噪声的幅度调制表示
10.4.5接收器驱动电压噪声的幅度调制表示
10.4.6接收器驱动器
10.5小结
参考文献
第11章高速链路抖动及信令完整性的测试与分析
11.1链路信令及其对测试的影响
11.1.1标称链路信令测试的含义
11.1.2高级链路信令测试
11.2发送器输出测试
11.2.1标称串行链路信令的发送器测试
11.2.2高级串行链路信令的发送器测试
11.3信道及信道输出测试
11.3.1基于S参数的信道测试
11.3.2带有参考发送器的信道测试
11.4接收器测试
11.4.1标称链路信令的接收器测试
11.4.2高级链路信令的接收器测试
11.4.3接收器内部抖动测试
11.5参考时钟测试
11.6锁相环测试
11.6.1无激励的测试方法
11.6.2基于激励的测试方法
11.7环回测试
11.8小结
参考文献
第12章总结与展望
12.1总结
12.2展望