文章
首页 我的博文
用户1831175 2015-3-14 22:40
基于Cadence的高速PCB设计
  1 引言   随着人们对通信需求的不断提高,要求信号的传输和处理的速度越来越快.相应的高速PCB的应用也越来越广,设计也越来越复杂.高速电路有两个方 ...
用户1831175 2015-3-14 22:39
Cadence PCB设计仿真技术
   Cadence PCB设计仿真技术提供了一个全功能的模拟仿真器,并支持数字元件帮助解决几乎所有的设计挑战,从高频系统到低功耗IC设计,这个强大的仿真引擎可以 ...
用户1831175 2015-3-14 22:37
FPGA应用设计中一种崭新的硬宏开发流程
  在现今应用FPGA进行芯片电路设计的领域,已经使用HDL语言以及拥有强大功能的逻辑综合工具来进行设计。同时,高速电路也越来越被普遍使用,这一趋势使得芯片 ...
用户1831175 2015-3-14 22:37
硬件工程师必读攻略-如何通过仿真有效提高数模混合设计性(上)
作者:李宝龙   目录: 前言 一 、数模混合设计的难点 二、提高 数模混合电路 性能的关键 三、仿真工具在数模混合设计中的应用 ...
用户1831175 2015-3-14 22:23
SOC设计方法
   引言   人类进入21世界面临的一个重要课题就是如何面对国民经济和社会发展信息化的挑战。以网络通信、软件和微电子为主要标志的信息产业的飞速发展既 ...
用户1831175 2015-3-14 22:22
Xilinx ISE中的DCM的使用
  目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的 ...
用户1831175 2015-3-14 22:18
赛灵思异构3D技术详解
继Virtex-7 2000T之后,赛灵思日前又推出一款7系列的高端器件Virtex-7 H580T,这是全球首款异构3D FPGA,该技术是在堆叠硅片互联(SSI)技术的基础上,对FPGA和28G ...
用户1831175 2015-3-14 22:18
在赛灵思FPGA设计中保留可重复结果
  满足设计的时序要求本身已非易事,而要实现某项设计的整体时序具有完全可重复性有时候却是不可能的任务。幸运的是,设计人员可以借助有助于实现可重复时序 ...
用户1831175 2015-3-14 22:16
(多图) 基于FPGA的跨时钟域信号处理——同步设计的重要
上次提出了一个处于异步时钟域的MCU与FPGA直接通信的实现方式,其实在这之前,特权同学想列举一个异步时钟域中出现的很典型的问题。也就是要用一个反例来说明没 ...
用户1831175 2015-3-14 22:16
(多图) 基于FPGA的多路光栅信号采集方案
0 引言 光栅传感器作为精密机械量测量的有效工具在线位移、角位移、速度、加速度等工程的测量上得到了广泛应用。在长度测量中,光栅微位移传感器可以达到μm ...
用户1831175 2015-3-14 22:15
(多图) FPGA调试技术加快硅前验证
随着基于FPGA进行原型设计的复杂性不断增加,市场对更好调试技术的需求也日益增加。FPGA原型设计可用于验证、早期软件开发、概念证明等,因此变得非常重要。它的 ...
用户1831175 2015-3-14 22:14
采用ARM/FPGA主从处理器的嵌入式采集系统设计
随着人们对高空的兴趣发展和研究需要,越来越多的科学实验被科研人员搬到了空中进行,气球探空和无人机实验是比较典型的方法。这些科学实验往往需要在一定的实验 ...
用户1831175 2015-3-14 22:14
三模冗余技术在ASIC设计中的应用及实现
0 引言 航天器在空间中飞行时,一直处在带电粒子构成的辐射环境中。在这种辐射环境中微处理器可能会因为单粒子扰动而中断正常功能从而导致灾难性事故。这主要 ...
用户1831175 2015-3-14 22:12
FPGA学习需要注意的几个重要问题
1.基础问题 FPGA的基础就是数字电路和HDL语言,想学好FPGA的人,建议床头都有一本数字电路的书,不管是哪个版本的,这个是基础,多了解也有助于形成硬件设计 ...
用户1831175 2015-3-14 22:12
(多图) 使用FPGA实现高效并行实时上采样
采样就是采集模拟信号的样本。通常采样指的是下采样,也就是对信号的抽取。其实,上采样和下采样都是对数字信号进行重采,重采的采样率与原来获得该数字信号的 ...
关闭 站长推荐上一条 /2 下一条