FPGA/CPLD
首页 FPGA/CPLD
用户1519616 2010-10-5 22:52
FPGA 温度计 (DS18B20方案)
? ? ?考研复习模电,看二极管的温度特性,每升高一度压降减小2.1mv左右,于是产生了做电子温度计的想法。找了一堆1n4148串联起来,用万用表测了一下很灵敏。 ...
用户1560945 2010-10-5 19:28
【黑金动力社区】发布MS531第二版 MS531-II
专业的开发工具,轻松体验DSP强大的速度及处理能力,采用易学易用,性价比超高的ADSP-BF531。可以轻松用于工业控制、视觉系统、音频视频处理、复杂数字信号处 ...
用户1560945 2010-10-5 19:25
【黑金动力社区】【原创博文集锦】《NIOS II那些事儿》
【连载】【FPGA黑金开发板】NIOS II那些事儿--硬件开发(一) 【连载】【FPGA黑金开发板】NIOS II那些事儿--软件开发(二) 【连载】【FPGA黑金开发板】 ...
用户1560945 2010-10-5 19:13
【黑金动力社区】黑金动力社区首家实体店落户哈尔滨,欢迎大家的光临!!!
实体店地址:船舶电子大世界,东区 三楼 198号  联系人:赵老师。  哈尔滨的同学们可以到那里看样机!     ...
用户1560945 2010-10-5 19:12
更新 EVGA86 模块手册
EVGA86是一款优秀的VGA驱动器,可驱动市场上大部分显示器。模块广泛用于仪器仪表、工业现场、智能家居等领域。通过内建驱动器及高速Intel 8080接口,有使用简 ...
用户1560945 2010-10-5 19:11
EVTFT系列液晶模块 / VGA 驱动模块 量产
更多资源,请登录官方论坛: 黑金动力社区  1。GuiDriver 驱动器     -----------------------------我是小马哥派来的分割线------------------- ...
用户1560945 2010-10-5 19:10
【连载】【黑金动力社区原创力作】《液晶驱动与GUI 基础教程》 --序言(一)
声明:本文为原创作品,版权归黑金动力社区( http://www.heijin.org )所有,如需转载,请注明出处 http://www.cnblogs.com/kingst/ 大家好,我是Xiaom ...
用户1560945 2010-10-5 19:06
【转帖】Altera官方资料整理
本贴转载至: http://blog.cec.pandabuying.com/xilinxue/161808.aspx ,在此对原作者辛勤劳作表示最诚挚的谢意!       Altera 网站上有大量的学习 ...
用户894691 2010-10-4 21:25
串口通信的两种编程方式
在Quartus上进行简单的软核配置,增加串口的配置,命名为rs232。如下:   然后就可以在Nios上进行软件开发了。当然首先要先在Nios上built(建立)一下 ...
用户894691 2010-10-4 21:14
quartus的一个小技巧——导入引脚图
在Quartus软件中,用Assignments-Import Assignments就可以导入已有的引脚分布表,在分配引脚的时候,它会自动的一一对应起来,前提是原理图的引脚名要和分布表 ...
用户124183 2010-10-4 18:48
[Craftor原创]基于Verilog的I2C总线驱动设计
摘要: 此版本的设计中,笔者将协议里对总线的操作细分为4个,即起始(Start)、写(Write)、读(Read)、停止(Stop),并给对应的操作编码:起始(1000)、写(0100) ...
真大虫无双 2010-10-4 12:06
【原创】Error: No rule to make target
今天实验运行艾米电子的Nokia 5110例程时在NIOS II 10.0中Build Project遇到了“ No rule to make target ”的错误,如下: **** Build of configuration De ...
用户320762 2010-10-3 21:18
Quartus II + ModuleSim入门配置
1. 安装Quartus II 和 ModuleSim 2. 在Quartus II中,Options--》General--》EDA tool Option, 3. 在右侧的ModelSim,选择ModuleSim路径,一直要选到win32; ...
用户311742 2010-10-3 19:21
亲爱的控申多少
皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 皇 ...
用户157656 2010-10-3 18:52
TestBench 中如何产生精确的时钟的方法
  编写TestBench的目的就是将激励施加一个设计(Design),观察它的响应,并将这个响应和期望的结果进行比较。  下面将说明如何生成精确的时钟信号。下面 ...
关闭 站长推荐上一条 /3 下一条