资料
  • 资料
  • 专题
采用FPGA设计SDH设备时钟
推荐星级:
类别: 制造与封装
时间:2020-01-04
大小:269.02KB
阅读数:270
上传用户:16245458_qq.com
查看他发布的资源
下载次数
0
所需E币
3
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
介绍了一种采用FPGA设计的SDH设备时钟的构成及设计原理;并给出了相关的测试结果;测试结果表明该SDH设备时钟完全满足ITU-T G.813建议规范的各项时钟指标要求. 采用FPGA设计SDH设备时钟 唐石平,臧大军,朱俊明 (清华大学电子工程系,北京100084) 摘 要:介绍了一种采用FPGA设计的SDH设备时钟的构成及设计原理;并给出了相关的测试 结果;测试结果表明该SDH设备时钟完全满足ITU―T G.813建议规范的各项时钟指标要求。 关键词:现场可编程门阵列 同步数字体系SDH设备时钟n'U―T G.813建议全数字式锁相环 SDH设备时钟(SEC)是SDH光传输系统的重要组成 并且能够在三种模式之间进行平滑切换。由于ITU―T 部分,是SDH设备构建同步网的基础,也是同步数字体 G.813建议规定的SEC带宽较窄(一3db带宽在1―10Hz 系(SDH)可靠工作的前提。SEC的核心部件由锁相环构 内),且需要在三种工作模式下输出稳定的时钟,同时还 成。网元通过锁相环跟踪同步定时基准,并通过锁相环 要保证在三种模式切换过程中输出时钟稳定(即平滑切 的滤波特性对基准时钟在传输过程中产生的抖动和漂 换),采用模拟锁相环(APLL)很难实现。因此一般采用 移进行过滤。而当基准源不可用时,则由SEC提供本地 ……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书