资料
  • 资料
  • 专题
Altera在65nm半导体工艺上的发展策略
推荐星级:
类别: 制造与封装
时间:2020-01-04
大小:247.84KB
阅读数:299
上传用户:2iot
查看他发布的资源
下载次数
0
所需E币
4
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
Altera在65nm半导体制造工艺上的发展策略是充分利用先进的技术和方法,以最低的成本为客户提供性能最好的器件,同时降低客户风险,保证产品尽快面市。Altera在130nm和90nm器件上的市场份额表明,高级半导体技术本质上存在风险,在一定程度上促进了FPGA体系结构的市场发展。因此,Altera自从2003年上半年以来,一直在稳固开发和测试其65nm技术。本文研究Altera在65nm工艺上的工程策略,介绍公司如何为客户降低生产和计划风险,从根本上提高密度、性能,降低成本和功耗。 白皮书 ___________________________________________________________________ Altera在65nm半导体工艺上的发展策略 引言 Altera在65nm半导体制造工艺上的发展策略是充分利用先进的技术和方法,以最低的成本为客户提供性能最 好的器件,同时降低客户风险,保证产品尽快面市。Altera在130nm和90nm器件上的市场份额表明,高级半 导体技术本质上存在风险,在一定程度上促进了FPGA体系结构的市场发展。因此,Altera自从2003年上半年 以来,一直在稳固开发和测试其65nm技术。本文研究Altera在65nm工艺上的工程策略,介绍公司如何为客户 降低生产和计划风险,从根本上提高密度、性能,降低成本和功耗。 随着半导体制造技术达到新的极限,在65nm工艺节点上出现了特殊的产品规划、设计和交付难题。在130nm 和90nm通道尺度上还可以处理的深亚微米效应,包括功耗增加、工艺偏差以及参数失效等,成为65nm工艺 最显著的工程挑战。这一工艺节点的IC开发存在很大的风险,影响FPGA的工艺和性能。由于许多客户选择 了可编程逻辑作为风险移植策略,Altera应用业界最前沿、最全面的方法来控制这种风险。 65nm的功耗 迈向65nm工艺体现了摩尔定律对密度和性能的预测。例如,与基于90nm的Stratix II器件相比,下一代65nm 工艺Stratix FPGA系列大大提高了性能,进一步巩固了Altera的密度领先地位,扩大了Altera的器件优势。 65nm工艺也降低了Al……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书