在深入理解DDS基本原理的基础上,采用多级流水线控制技术对DDS的VHDL语言实现进行了优化,并进行了异步接口的同步化设计,给出了DDS系统的时序仿真结果及其在FPGA中的资源占有率. 直撩数字频率舍成器DDS帕优化设计 蓝天,张金林 (华中科技大学电子信息工程学院,湖北武汉430074) 摘要:在深入理解DDS基本原理的基础上,采用多级流水线控制技术对DDS的VHDL语言实现 进行了优化,并进行了异步接口的同步化设计,给出了DDS系统的时序仿真结果及其在FPGA中的资 源占有率。 关键词:DDS流水线 累加器ROM接口同步 新一代的直接数字频率合成器DDS,采用全数字的 适配到)【ilill)(公司的最新‰工艺的Span粕3E系列的 方式实现频率合成。与传统的频率合成技术相比DDs FPGA中。 具有以下特点:(1)频率转换快。直接数字频率合成是一 1 DDS基本……