资料
  • 资料
  • 专题
H.264 baseline解码器中运动补偿模块的硬件设计
推荐星级:
类别: 制造与封装
时间:2020-01-04
大小:213.81KB
阅读数:275
上传用户:givh79_163.com
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
完成了H.264 baseline解码器中运动补偿模块的Verilog建模,通过了功能验证和综合.该运动补偿模块可用于H.264 baseline解码器的FPGA实现和ASIC实现. H.264 base¨ne解码器中运动补偿模块的硬件设计 俞尧,杨华中 (清华大学电子工程系,北京100084) 摘要:完成了H.264 baseline解码器中运动补偿模块的Verilog建模,通过了功能验证和综合。该 运动补偿模块可用于H.264 baseline解码器的FPGA实现和ASIC实现。 关键词:H.264运动补偿模块硬件设计 H.264是rI'U―T(VCEG)和IsO/IEC(ⅣT)联合提出的 块中,而是独立成为一个模块。该模块的硬件设计也已 新一代的视频编码标准,该标准于2003年公布。H.2“ 完成。本运动补偿模块的顶层结构及周边模块的结构如 标准承诺将在编码压缩性能上超过以往所有的视频编 图1所示。其中虚线框所示为运动补偿模块的顶层结构。 码标准(MPEG2,MPEG4,H.263等)。H.264包含7个不同 控制信号-一一一…-一一--…----一一一. 的档次,其中b硼吐ne档次适合于手持设备、个人终端等 应用。 在H.264 b艄eline解码器的FPGA或ASIC实现中, 运动补偿模块占据十分重要的地位。一般来讲,在整个 解码器中,运动补偿模块往往……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书