资料
  • 资料
  • 专题
基于FPGA的时域数字脉冲压缩处理器的设计
推荐星级:
类别: 制造与封装
时间:2020-01-04
大小:307.53KB
阅读数:286
上传用户:二不过三
查看他发布的资源
下载次数
1
所需E币
4
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
一种基于FPGA的适用于中小压缩比情况的时域数字脉冲压缩处理器的实现方案.该处理器具有使用灵活、便于功能扩展、成本低的特点,已用于某雷达信号处理机中,性能稳定. 基于FPGA的时域数字脉冲压缩处理器的设计 王小哲1,秦轶炜2,潘雨1 (1.空军工程大学导弹学院,陕西三原713800;2.上海电子通讯设备研究所,上海200082) 摘要:一种基于FPGA的适用于中小压缩比情况的时域数字脉冲压缩处理器的实现方案。该处 理器具有使用灵活、便于功能扩展、成本低的特点,已用于某雷达信号处理机中,性能稳定。 关键词:脉冲压缩 自适应FIR滤波器现场可编程逻辑门阵列 Design of ti面e domajn digital pulse compression processor based on FPGA WANG Xiao Zhel,QIN Yi Wei2,PAN Yul ……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书