文章
coyoo 2012-12-3 12:59
第一个有点用处的Tcl/Tk脚本-MIF生成器
项目中用到了ROM,rom的大小深度4096,数据宽度21bit,存储的是0到4095的倒数,一开始利用exel表生成这些倒数,今天试试用TCL写了个程序也实现了此功能: ...
coyoo 2012-12-3 12:58
终于解决了从QII shell启动VJ调试GUI界面问题
         昨天遇到的Visual Jtag调试GUI界面化的问题终于解决了,riple的方向是正确的,tcl script开始要加init_tk,结束要加退出前等待,但是对于该 ...
coyoo 2012-12-3 12:58
TCL/TK Script打包发布
         Visual Tcl Binary 是Tristan为可视化开发工具 Visual Tcl 写的几个重要扩展插件,并改进了部分代码之后打包而成的。使用这个工具可以来打 ...
coyoo 2012-12-3 12:57
如何有效利用Visual JTAG进行电路调试
        记得刚开始研究Visual JTAG的时候存在一个疑问,即VJ 接口速率会不会影响其调试的功效?!其实只要想想Altera的SignalTapII以及Xilinx的Chip ...
coyoo 2012-12-3 12:57
TQ开篇
TQ开篇提出几个问题: 1、如何判断某个时钟域是false,而无需分析?! 2、同理如何判断某个path是false,而无需分析?! ------------------- ...
coyoo 2012-12-3 12:57
TCL写的串口调试精灵
调试串口的时候需要超级终端或者从网上找串口调试精灵,既然TCL可以实现串口调试,何不那tcl弄一个串口调试精灵,说干就干: 图一:串口打开接收数据 ...
coyoo 2012-12-3 12:56
了解和优化采样数据系统(ADI)(第一部分)-答疑集锦
       参加2009-9-17 ADI公司的“了解和优化采样数据系统”第一部分研讨会,学习一些模拟技术,后期据说还有针对具体设计案例的第二部分,将一些答疑 ...
coyoo 2012-12-3 12:56
采样定理
        采样定理指的是,采样频率要大于信号最高频率的2倍,才能无失真的保留信号的完整信息。如果一个信道带宽10MHz,讲的是带宽,并非最高频率; ...
coyoo 2012-12-3 12:55
了解及优化采样数据系统(第二部分)-答疑集锦
2009-10-20参加part2: 1、请问逐次逼近型ADC的英文缩写是什么? A:逐次逼近结构的英文是:Successive Approximation Register (SAR) architectur ...
coyoo 2012-12-3 12:54
高速串行接口互联小议
        最近看了一篇文章,也转到了我的博里了,讲的是LVDS、CML以及PECL接口以及相互之间的对接。           个人总结这种差分高 ...
coyoo 2012-12-3 12:54
控制FPGA上电、配置以及初始化时间
控制FPGA上电、配置以及初始化时间       有些系统有上电顺序要求,这里要讨论的不是各种电源的上电顺序(电源上电顺序可以通过电源管理芯片实现 ...
coyoo 2012-12-3 12:54
欠采样和过采样
      对同样的采样频率(fs), 欠采样的信号频率(大于fs/2)要比过采样(小于fs/2)高。欠采样受ADC的高频特性影响较大,这是显而易见的。       ...
coyoo 2012-12-3 12:40
如何让LCELL不被优化掉
1、通过QuartusII中的设置实现 完成下列两个设置即可实现: "Remove redundant logic cells" , must be "off" "Ignore LCELL buffers", ...
coyoo 2012-12-3 12:39
QuartusII9.1 What's New
        Altera网站上已经可以download QuartusII9.1了,找到了9.1的What's New文档看了一下,摘取一些亮点feature记录于此。曾经有些遗憾,即要了解A ...
coyoo 2012-12-3 12:39
VHDL-2008 Document
Altera的QuartusII9.1已经开始支持VHDL-2008,上网找来了该标准: VHDL 2008 Just the New Stuff https://static.assets-stash.eet-china.com/albu ...
关闭 站长推荐上一条 /2 下一条