FPGA/CPLD
首页 FPGA/CPLD
用户443437 2014-3-21 09:27
口头承诺真的成为了空谈
这几天终于把该忙的工作的搞掂了,接下来的时间都属于我自己的,可以安心去规划一下自己的未来发展方向了,之前一份做彩屏接口研发的工作是最适合我,本人也 ...
Hoki 2014-3-19 09:03
【博客大赛】1. UCF to XDC (Timing Constraints in Vivado)
         Vivado 软件相比于 ISE 的一大转变就是约束文件, ISE 软件支持的是 UCF(User Constraints File) ,而 Vivado 软件转换到了 XDC ...
sunyzz 2014-3-18 19:40
【博客大赛】OpenRisc1200设计说明书5
第四章   寄存器( Register ) 本部分将会描述在 or1200 核中用到的所有寄存器,向左移位 GPR11 位加上 REG number 计算每个特殊 ...
coyoo 2014-3-18 17:12
【博客大赛】FPGA高级设计之实现功耗优化
实现功耗优化              这一章来讨论数字设计的第三个基本物理特性,即功耗。当然本章我主要关注在代码阶段通过何种方式来优 ...
pengchengcheng082_593158939 2014-3-17 19:16
Debussy基本操作( nWave)
原文 http://blog.sina.com.cn/s/blog_72c14a3d01015q7m.html nWave是用来查看信号波形的,所以使用nWave的前提就是你已经生成了格式为fsdb的波形文件( ...
pengchengcheng082_593158939 2014-3-17 19:15
Debussy的基本操作(三,nTrace和nWave的交互使用)
注意:要想不同窗口之间交互使用,同步显示,添加文件时不仅要原工程.v文件,还要把测试文件_tb.v添加进来。   原文 http://blog.sina.com.cn/s ...
pengchengcheng082_593158939 2014-3-17 19:10
debussy 调试状态机
用 debussy 调试状态机,可以明显感觉到 debussy 相比于 modelsim 的优势 ! 1、打开 debussy 软件,在 nTrace 中打开工程的文件(包括测试文件); ...
pengchengcheng082_593158939 2014-3-17 19:10
Debussy 使用技巧
Debussy 使用技巧        这部分我们通过一个个专题讲述如何使用Debussy,其中涉及到的例子可以在debussy的安装目录下的/demo可以找到。 1 ...
Hoki 2014-3-17 14:43
【博客大赛】跨时钟域处理
       时钟对于 FPGA 就像我们的心脏,时刻控制着“跳动”的频率以及“血液”的流速;时钟域好比通过心脏的血液血型,不同血型的血液会产生排斥 ...
用户432057 2014-3-16 11:17
sdram_verilog
            学了好长一段时间FPGA一直不知道学什么,看看时序,看看状态机。看到一篇文章说学习FPGA说学习FPGA开始时联系像串口的模块、流水灯,接着 ...
用户443437 2014-3-15 11:06
【我要崛起】第五章 器件时序图的分析,状态机最重要。(1)(更新)
这一章出得有点慢,终于挤到时间出来好好地写,在总结之前要说明一点的是,这一章我分三个小节来叙说,第一小节是从基础的器件开始,咱们的字符型LCD1602的da ...
用户1726085 2014-3-14 09:48
Simulink求解器(上)
Simulink 仿真过程 Simulink  模型的执行分几个阶段进行。首先进行的是初始化阶段,在此阶段, Simulink  将库块合并到模型中来,确定传送宽度、数 ...
用户1610289 2014-3-13 18:43
【原创】FPGA配置不成功的原因分析
       近期项目的板卡焊接回来,开始进行硬件调试。在调试FPGA最小电路能否正常工作的时候,出现了这样一个问题:用JTAG烧写器往FPGA中烧写配置文件的时 ...
用户443437 2014-3-13 16:06
【我要崛起】第四章 究竟异步信号,需不需要同步释放?
接着上一章提及过的亚稳态,我相信,你们都知道亚稳态带来的危害了吧? 下面再用一个简单的例子说明一下:   input clk, input rst_n, ...
coyoo 2014-3-13 13:04
【博客大赛】CycloneII之EDA及学术开发功能描述
1.概述          同Stratix/Cyclone。 2.逻辑单元( Logic Cell)描述 在以前的架构中(比如Cyclone),单个LE包括一个组 ...
关闭 站长推荐上一条 /3 下一条