FPGA/CPLD
首页 FPGA/CPLD
T.b.K 2015-11-9 14:12
初学FPGA, 怎么从硬件上理解?
先理解组合逻辑和时序逻辑,后面就好说了,这里先讲讲狭义的组合逻辑和时序逻辑,时序逻辑一般指的是D触发器,组合逻辑指的是:与门 或门 非门,比较器,选择 ...
用户1847167 2015-11-9 10:16
Verilog代码的编写流程
四个步骤:头文件、接口描述(信号列表的定制)、逻辑功能的描述、编译。 步骤如下: 1.头文件:笔者现在未感觉到头文件的重要性,所以在此先省去。 2.接口描 ...
用户1847167 2015-11-9 09:47
Modelsim的基本使用流程(没法再省的步骤)
由于不方便在此编辑模式下发图片,所以把文章上传到百度文库中,链接如下: http://wenku.baidu.com/view/7beed382192e45361166f56f ...
特权ilove314 2015-11-8 22:05
Xilinx FPGA入门连载23:PLL实例之功能简介
Xilinx FPGA 入门连载 23 : PLL 实例之功能简介 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1jGjAh ...
广州老伯 2015-11-7 23:51
FPGA学习笔记5——VGA驱动
VGA驱动     VGA接口是一个常用到的接口,今天笔者带大家来探讨下怎么样编写VGA驱动。从数据手册上我们可以看到VGA接口一共有15个引脚,但其实真正需要 ...
用户1860823 2015-11-6 10:29
(多图) FPGA开发流程:详述每一环节的物理含义和实现目标
要知道,要把一件事情做好,不管是做哪们技术还是办什么手续,明白这个事情的流程非常关键,它决定了这件事情的顺利进行与否。同样,我们学习FPGA开发数字系统这 ...
广州老伯 2015-11-5 21:24
FPGA学习笔记4——PLL的IP核使用
PLL的IP核使用     PLL锁相环的IP核应该是在FPGA开发中用得最多的一个模块了,下面介绍如何使用PLL的IP核。首先,我们新建一个工程,新建一个verilog文件,保 ...
特权ilove314 2015-11-5 21:20
Xilinx FPGA入门连载22:经典模式流水灯实验
Xilinx FPGA 入门连载 22 :经典模式流水灯实验 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1jGjAhEm ...
广州老伯 2015-11-5 13:18
FPGA学习笔记3——booth乘法器设计
Booth乘法器设计 booth乘法器是一种可以计算带符号数的乘法器,他的实现思维较为简单,具体的重要逻辑是设乘数分别为a 和b ,积为y ,在这里y其实是一个9位的 ...
用户1847167 2015-11-4 21:28
利用Quartus II进行FPGA的设计入门_8位LED跑马灯显示实验
利用QuartusII进行FPGA的设计入门 ---8位LED跑马灯显示实验 是
用户1819464 2015-11-4 14:58
半导体ROI挑战加剧,FPGA能否“扭转乾坤?”
“开发成本居高不下,半导体经济面临越来越大的ROI(投资回报率)挑战,高级ASIC/ASSP开发很难获得ROI,而FPGA的技术优势每一代都在继续扩大。”这是Altera公司 ...
广州老伯 2015-11-3 17:24
FPGA学习笔记2——传统乘法器设计
传统乘法器设计 传统乘法器我们以传统的乘法竖式计算为例说明一下。以10*9为例,即二进制1010*1001有   1 0 1 0                    X     ...
ash_riple_768180695 2015-11-3 16:46
开发板选取:FPGA快速系统原型设计--敏捷实践
    既然是“实践”,就不能只谈编码和仿真,必须要上板运行、调试。这个虚拟项目的目标是实现一块兼容Intel82574L以太网控制器的千兆网卡,需要运行在一块 ...
洋仔 2015-11-2 23:38
【转】以太网芯片MAC和PHY的关系
问:如何实现单片以太网微控制器? 答:诀窍是将微控制器、以太网媒体接入控制器(MAC)和物理接口收发器(PHY)整合进同一芯片,这样能去掉许多外接元器件 ...
特权ilove314 2015-11-1 21:29
Xilinx FPGA入门连载20:3-8译码器实验
Xilinx FPGA 入门连载 20 : 3-8 译码器实验 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1jGjAhEm ...
关闭 站长推荐上一条 /4 下一条