PADS 设计常用单位、引脚类型、封装标识
eeskill 2022-01-04

工具栏中有两个常用的工具栏:① 选择工具栏 ② 原理图编辑工具栏

在工具栏最右侧有一个打开/关闭项目浏览器(工作窗口左侧的 Project Explorer)按钮,在项目浏览器中可以浏览和选择

① 原理图页

②元器件列表

③元件类型

④ 网络

⑤ CAE 封装列表

⑥PCB封装列表

PADS 元件类型

在将元件添加到原理图之前,它必须是 PADS 库中的一个已经存在的元件类型(Part Type),一个完整的元件类型应该由以下三种元素组成:

● 在 PADS Logic 中,被称为逻辑符号或 CAE 封装(CAE Decal)

● PCB 封装(PCB Decal),如 DIP14

● 电参数,如管脚号码和门的分配

下面是一个 7404 的 PADS 元件类型

元件类型名字:7404

CAE 封装:INV

PCB 封装:DIP14

电参数:6 个逻辑门(A 到 F)使用 14 个管脚中的 12 个管脚,另有一个电源和地管脚

元件类型可以在 PADS Logic 或 PADS Layout 中建立,CAE 封装仅可以在 PADS Logic 中建立,PCB 封装仅可以在 PADS Layout 中建立。

元件 CAE 封装标识

进入 CAE 封装后,会有几个字符标识

REF:是一个参考编号,如:U1、U2…

PART-TYPE:是一个元件类型,如 RK3399、RK1108…

Free Label 1:是显示元件类型的第一个属性

Free Label 2: 是显示元件类型的第二个属性

(对于属性的管理还没有搞懂)

管脚 CAE 封装标识

PNAME:放在这里指示管脚或功能的名字,如A00、D01或VCC

NETNAME:放在这里指示在原理图中显示时的网络名字标记(未搞懂)

“#E:放在这里指示管脚号码

TYP 和 SWP:放在这里指示管脚类型(Type Pin)和门交换值(Gate Swap Values)(未搞懂)

注意:管脚类型、门交换值仅仅显示在 CAE 封装编辑器中,在原理图中不显示

PADS 中引脚类型

引脚类型一般用于原理图仿真或 DRC 检查中(PADS Logic 中没有 DRC 检查功能),例如 Open Collection 没有接上拉电阻,DRC 检查就会报错或仿真不正常

① Bidirectional 双向引脚,即 GPIO 口,具有输入输出功能

② Ground 地

③ Load 负载引脚,input,接受信号

④ Open Collector 开集电极引脚,三极管集电极没有上拉(未搞懂)

⑤ Or-tieable Source 或可连接的源引脚,可以或方式连接在一起的输出信号源(未搞懂)

⑥ Power 电源正

⑦ Source 信号源引脚,也就是 output,输出引脚

⑧ Terminator 信号终端引脚,传输线信号端接(未搞懂)

⑨ Tristate 三态信号引脚

⑩ undefined 无定义类型

PADS 设计常用单位

1 mil(密耳)= 0.0254 mm/1mm=40mil

1 inch(英寸)= 2.54 cm

0402对应的封装为1005(长1mm,宽0.5mm)

对 sheet 进行编辑

编辑 Sheet Border(页边、板边)划线部分使用的是“原理图编辑工具栏”里的“画 2D 线”

保存编辑后的 sheet 或者其他设计者的 sheet 样式,要全部选中绘图项,合并,保存到库中

管理原理图图页边界:元件编辑器的库-线中进行

切换不同的原理图图页边界:在工具-选项-设计中修改

如何在引脚名称上加一横线

在编辑引脚名称时,输入反斜杠+引脚名称即可。比如:\RESET

建立元件的 CAE 封装,引脚间距一般是 100mil

建立元件类型

我习惯的建立元件的顺序:元件类型-CAE 封装-PCB 封装

① 新建-元件类型

IF只有一个门的话,进行下一步;

Else 如果有多个门的话,先点击编辑电参数,添加门,进行下一步;

② 编辑图形-选择编辑的门(如果是多个门的话,就依次选择门进行编辑)-画 CAE 封装-保存。这里只画边框和添加引脚,引脚信息将在下一步编辑电参数的时候用 Excel 导入,这里暂不做修改。

③ 编辑电参数-在 Excel 中编辑好引脚信息,导入引脚信息。

④ 到 PADS Layout 中进行 PCB 封装的编辑,注意引脚顺序要和导入电参数用到的 Excel 中的信息一致。

还有一种建立元件的顺序:元件类型-PCB 封装-CAE 封装

生成 BOM 的两种方法

运行 Basic Scripts 生成 Excel 格式的 BOM 清单

菜单 File-Reports-Bill of Materials 产生 BOM 清单

PADS Layout 常用快捷键

F2 连线快捷键

F4 换层,会自动加焊盘,比 shift+鼠标左击加焊盘操作方便很多

Ctrl+鼠标左击 部分完成布线或结束布线

E 设置暂停走线方式以测试点、过孔或没有过孔为结束方式

I 进行数据库完整性测试

Backspace 撤销一步连线

PL 锁定布线层对,如 PL 1 2

Delete 删除走线

Ctrl+E 移动元件

Ctrl+R90度旋转元件

Ctrl+I 任意角度旋转元件

Ctrl+FX 镜像旋转元件(即沿着 X 轴一个半轴翻转到另一半轴)

Ctrl+Enter 工具-选项的快捷键

Alt+Enter 元器件特性的快捷键

Ctrl+Tab 是切换 Power 形状的快捷键,连接到电源的网络名称将出现在状态条的左面

按住 shift 滑鼠标滑轮,对页面进行左右移动

只滑鼠标滑轮,对页面进行上下移动

循环选择

在 PADS Layout 中,当你需要选中的目标处目标密度很高时,也需很难选中想要的目标,这时你可以接受第一个选择,然后重复按 Tab 键,循环将那个目标处所有的目标依次选中,直到想要的目标被选中。

选择一整段导线

选中一段导线的第一个线段,按 shift 同时选中导线的结束线段,即可选中一整个导线

建立 QFN PCB 封装

引脚间距、宽度不变,长度一般画成实物的 2 倍,里面一半,外面一半,或者可以画的再长一点,这样焊接的时候会方便一点,但要注意的是引脚在芯片里面的是多长就画多长,画太长的话容易造成引脚和芯片底部的散热焊盘短路。

声明: 本文转载自其它媒体或授权刊载,目的在于信息传递,并不代表本站赞同其观点和对其真实性负责,如有新闻稿件和图片作品的内容、版权以及其它问题的,请联系我们及时删除。(联系我们,邮箱:evan.li@aspencore.com )
0
评论
热门推荐
  • 相关技术文库
  • PCB
  • pads
  • protel
  • Altium
  • PCB设计流程的checklist

    No.1资料输入阶段在流程上接收到的资料是否齐全(包括:原理图、*.brd文件、料单、PCB设计说明以及PCB设计或更改要求、标准化要求说明、工艺设计说明等文件

    12分钟前
  • 在PCB设计阶段必须考虑的可制造性问题

    PCB设计的可制造性分为两类一是指生产印制电路板的加工工艺性;二是指电路及结构上的元器件和印制电路板的装联工艺性。对生产PCB的加工工艺性,一般的PCB制作厂家

    28分钟前
  • PCB绘图基本原则22条

    初学者在PCB绘图时边布线边逐条对照以下基本原则,布线完成后再用此规则检查一遍。久之,必有效果。古人云:履,坚冰至。天下之事,天才者毕竟居少,惟有持之以恒,方见

    前天
  • 提高PCB设计布通率

    PCB布线设计中,对于布通率的的提高有一套完整的方法,在此,我们为大家提供提高PCB设计布通率以及设计效率的有效技巧,不仅能为客户节省项目开发周期,还能最大限度

    前天
  • PCB板和集成电路优劣对比

    线路与图面(Pattern):线路是做为原件之间导通的工具,在设计上会另外设计大铜面作为接地及电源层。线路与图面是同时做出的。介电层(Dielectric):用

    前天
  • PCB叠层算阻抗的注意事项

    在高速PCB设计流程里,叠层设计和阻抗计算是登顶的第一梯。阻抗计算方法很成熟,不同软件的计算差别不大,相对而言比较繁琐,阻抗计算和工艺制程之间的一些"权衡的艺术

    前天
  • PCB设计原则归纳22条

    辐射产生辐射是由电流而非电压引起的。静态电荷产生静电场,恒定电流产生磁场,时变电流既产生电场又产生磁场。任何电路中都存在共模电流和差模电流,差模信号携带数据或有

    01-24
  • PCB抑制干扰设计的25个原则

    在上一篇文章“PCB抑制干扰设计的47个原则(一)”中,我们介绍了PCB抑制干扰设计的22个原则。在本文中,我们将介绍其余25个原则。原则23:“干净地”上,除

    01-24
  • 产品EMC分析的5个重要考虑

    有人说过,世界上只有两种电子工程师:经历过电磁干扰的和没有经历过电磁干扰的。伴随着PCB信号频率的提升,电磁兼容设计是我们电子工程师不得不考虑的问题。面对一个设

    01-24
  • PCB元器件布局和布线原则

    印制电路板的元器件布局和布线的正确结构设计,是决定电子作品能否可靠工作的一个关键因素.本文详细介绍了印制电路板的元器件布局和布线原则。元器件的布局原则在印制电路

    01-24
  • 为什么PCB 禁止锐角、尽量避免直角

    射频、高速数字电路:禁止锐角、尽量避免直角如果是射频线,在转角的地方如果是直角,则有不连续性,而不连续性将易导致高次模的产生,对辐射和传导性能都有影响。RF信号

    01-21
  • PCB板的蛇形走线

    PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关"信号线中延时较小的部分,这些部分通常是没有或比其它信号

    01-21
下载排行榜
更多
广告
X
广告