高速电路几种端接方式的区别和优缺点
mouser 2021-02-22

先说说电路为什么需要端接?众所周知,电路中如果阻抗不连续,就会造成信号的反射,引起上冲下冲,振铃等信号失真,严重影响信号质量。所以在进行电路设计的时候阻抗匹配是很重要的考虑因素。我们的PCB走线进行阻抗控制已经不是什么高深的技术了,基本上是每个硬件工程师必备的基本能力。那么在具体电路中,只考虑走线的阻抗还不够。实际电路都是由发送端,连线,和接收端共同组成的。我们希望做到的是整个链路的阻抗都是一致的。但是实际电路中很难做到这一点,一般发送端的输出阻抗会比较小,而接收端的输入阻抗又很高,那么要处理好这对矛盾,端接就成为一种很自然的手段。因此,端接的本质依然是阻抗匹配,这个是进行PCB设计的重中之重。
  
常见的端接方式有下面几种:串联端接,并联端接,戴维宁端接以及RC网络端接。下面就简单介绍一下几种端接方式的区别和优缺点。
  
(1) 串联端接。这是我们最容易想到也最常用的一种端接方式。发送端的输出阻抗比较小,那么我们在电路上直接串联一个电阻,使得输出阻抗加上电阻阻值的总阻抗等于传输线阻抗,这样就能保证阻抗的连续性,减小信号的反射。串联端接实现比较简单,缺点也比较明显,由于线路中串联了电阻,会影响信号的上升时间,在高速电路中可能会引起问题。另外由于电阻的分压,使得发送端输出减小。串联端接的电阻要放在尽量靠近发送端的位置,能发挥更好的作用。
  
(2) 并联端接。当接收端的输入阻抗比较大时,我们可以考虑在接收端并联端接一个电阻到地或者到电源。电阻的阻值等于走线的特征阻抗。通过这种方式实现阻抗匹配。这种方式和串联端机一样简单易行,缺点是会消耗直流功率。上拉的时候能提高驱动能力,下拉的时候能提高对电流的吸收能力。
  
(3) 戴维宁端接。戴维宁端接就是采用上拉电阻和下拉电阻来共同组成端接电路,使得戴维宁等效阻抗等于传输线的特征阻抗以实现阻抗匹配。戴维宁端接的优点是上拉电阻和下拉电阻都能用来吸收反射,在电路上没有信号的时候,还能够为电路提供一个直流电平,适合总线应用。但是缺点也很明显,那就是由于电阻的存在,在电源盒地之间存在直流通路,直流功耗较大。
  
(4) RC网络端接。RC网络端接是并联端接的升级版。就是在并联到地的电阻下面再增加一颗电容。这样既能够和并联端接一样减小反射,同时由于电容的存在隔离了直流,减小了直流功耗。当然缺点也很明显,RC电路的时间常数会影响信号的上升时间,在高速电路使用中要仔细计算。 

声明: 本文转载自其它媒体或授权刊载,目的在于信息传递,并不代表本站赞同其观点和对其真实性负责,如有新闻稿件和图片作品的内容、版权以及其它问题的,请联系我们及时删除。(联系我们,邮箱:evan.li@aspencore.com )
0
评论
热门推荐
  • 相关技术文库
  • 硬件
  • 原理图
  • 信号完整性
  • EMI
  • 数电中逻辑电路,复位,处理信号的一些疑问

    1、什么是同步逻辑和异步逻辑,同步电路和异步电路的区别是什么?  同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。  电路设计可分类为同步电路和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟

    02-23
  • 电源系统设计:电源完整性、信号完整性和电磁兼容

    在高度集成的电子产品中,电源系统的设计占到了设计工作量的50%左右;对于复杂的FPGA类型的产品应用,在电路中常常会达到15~30路不同的电源。 电源完整性的目的就是给系统提供持续、稳定、干净的电源,保证系统稳定的工作。在数字系统中,使信号完整性满足系

    02-20
  • 用MOS管实现的防电源反接电路

      一、电路介绍   使用MOS管实现的防电源反接电路,在电源正确接入时,电源正常对负载供电。 在电源正负极反接时,断开负载电路,从而保护负载。 下面讲解使用“P型”MOS管的防电源反接电路。   二、电路分析(以Vin = 5V为例)   1、电源正确接入时   电源正

    02-19
  • 电容10uf和0.1uf并联使用,这大小和个数是怎么算的?

    在对某一设计的部分电路进行傍路,双通道(大电容 小电容)或是多通道(三个以上的小电容组成,一般在dsp上用的比效多,目的是使频率特性更好。)在电容的接地端,(地线的宽与乍会引起频率的特性),例如在ccd的layout中的bypass,要量电容的接地端的纹波。这就指

    02-19
  • 产品电磁兼容设计怎么进行?

    1、为什么要对产品做电磁兼容设计? 答:满足产品功能要求、减少调试时间,使产品满足电磁兼容标准的要求,使产品不会对系统中的其它设备产生电磁干扰。 2、对产品做电磁兼容设计可以从哪几个方面进行? 答:电路设计(包括器件选择)、软件设计、线路板设计

    02-18
  • 低通滤波器设计的比较

    1、两种滤波器都是数字滤波器。根据冲激响应的不同,将数字滤波器分为有限冲激响应(FIR)滤波器和无限冲激响应(IIR)滤波器。对于FIR滤波器,冲激响应在有限时间内衰减为零,其输出仅取决于当前和过去的输入信号值。对于IIR滤波器,冲激响应理论上应会无限

    02-18
  • 高速数据速率系统信号完整性基础知识和关键问题

    信号完整性是许多设计人员在高速数字电路设计中涉及的主要主题之一。信号完整性涉及数字信号波形的质量下降和时序误差,因为信号从发射器传输到接收器会通过封装结构、PCB走线、通孔、柔性电缆和连接器等互连路径。 当今的高速总线设计如LpDDR4x、USB 3.2 Gen

    02-18
  • 开发总结信号隔离与电源隔离

    第一部分  信号隔离 模拟信号的隔离是非常头疼的,有时候不得不需要隔离。大部分基于以下需要: 1.隔离干扰源; 2.分隔高电压。 隔离数字信号的办法很多,隔离模拟信号的办法却没有想象的那么多,关键是隔离的成本,比想象的都要高出许多。特别是要求精确测量

    02-10
  • 电路中0.1UF和10UF电容有什么用?怎么用?

    在对某一设计的部分电路进行傍路,双通道(大电容 小电容)或是多通道(三个以上的小电容组成,一般在dsp上用的比效多,目的是使频率特性更好。)在电容的接地端,(地线的宽与乍会引起频率的特性),例如在ccd的layout中的bypass,要量电容的接地端的纹波。这就指

    02-05
  • 晶振电源电路及PCB设计要点

    原理图设计要点: (1)、晶振电源去耦非常重要,建议加磁珠,去耦电容选两到三个,容值递减。 (2)、时钟输出管脚加匹配,具体匹配阻值,可根据测试结果而定。 (3)、预留的电容C1,容值要小,构成了一级低通滤波,电阻、电容的选择,根据具体测试结果而定。 PCB

    02-05
  • 耦合、退耦、电容那些事儿

    耦合指信号由第一级向第二级传递的过程,一般不加注明时往往是指交流耦合。 退耦是指对电源采取进一步的滤波措施,去除两级间信号通过电源互相干扰的影响。耦合常数是指耦合电容值与第二级输入阻抗值乘积对应的时间常数。 退耦有三个目的 1、将电源中的高频纹

    02-05
  • 大功率开关电源电路中整流二极管保护

    二极管的单向导电不是绝对的,也就是说不管什么类型的二极管它的工作频率都有一个上限,一旦超过这个值它将彻底失去单向导电性而相当于一根导线,因为它的结电容在频率很高的时候容抗近乎为零,这时候二极管就将彻底失去它的作用了。 二极管只要存在结电容就

    02-02
下载排行榜
更多
广告