电容10uf和0.1uf并联使用,这大小和个数是怎么算的?
2021-02-19

在对某一设计的部分电路进行傍路,双通道(大电容 小电容)或是多通道(三个以上的小电容组成,一般在dsp上用的比效多,目的是使频率特性更好。)在电容的接地端,(地线的宽与乍会引起频率的特性),例如在ccd的layout中的bypass,要量电容的接地端的纹波。这就指的是近地端。

在直流馈线中滤出一切交流成分,可将不同的电容并联,滤低频要求电容大,但引线电感不大适合滤高频,滤高频要求电容小,不适合滤低频,如将他们并联可以同时滤除高低频。


有些滤波电路用3个电容并联,分别是电解电容、纸质电容、云母电容,分别滤除电源频率、音频和射频。并联后电容的esr也会小一点。


那么电路图中经常有一排排电容,大部分是0.1uf的还有10uf的,这大小和个数多少是怎么算的?


一般说是退耦电容。


芯片或者说数字电路开关时候对电源影响大,引起电源波动,就要用电容来退偶。


容量一般为芯片开关频率的倒数,如果频率是1MHz的,就选用1/1M,也就是1uF的电容。可以取大点的。


最好就是一个芯片一个退偶电容,电源处还要有,用的数量还是挺大的。


在一般的设计中提到电源去耦通常用0.1uF和10uF、2.2uF、47uF,在实际应用中怎么选择?根据不同电源输出还是后续电路呢?


通常情况下,并联两个电容就已经足够了,但对一些电路加上更多的并联电容效果可能会更好。


并联不同电容值的电容能确保在一个较宽的频率范围内都得到一个很低的交流阻抗。


在运放的电源抑制(PSR)能力下降的频率范围内,电源旁路尤其重要。电容能够补偿放大器PSR的下降。在很宽的频率范围内,这条低阻通路都能确保噪声不会进入芯片。


在较低的频率下,较大的电容能提供一条到地的低阻通路。一旦那些电容达到自谐振频率,其电容特性消失,转而变成具有电感特性的元件。这就是为什么使用多个电容并联的主要原因,它们能够在很宽的频率范围内保持一个较低的交流阻抗。


电源滤波电路中,将0.1uf和10uf的电容并起来使用,有什么作用?



芯片供电要求电源稳定,而实际电源并不稳定,夹杂高频以及低频干扰。


实际电容与理想电容有很大差别,同时具有RLC三性。


10uf电容对于滤除低频干扰有较好作用,但对于高频干扰,电容呈现感性,阻抗很大,无法有效滤除,因此再并一个0.1uf的电容滤除高频分量.


如果你的设计要求不高,也没必要完全遵照此规则。


根据经验,电路的总供电原理图,原理图设计时把这些电容画一起,因为它们是同一网络,而到实际PCB设计时,这些电容分别放置到各自作用的IC处。


电容容量越大、信号频率越大,电容呈现的交流阻抗越小。


电源(或者信号)或多或少都会叠加一些交流的高频和低频信号,这些交流信号对系统来说是不利的。


电容并联放在IC电源脚到地,一般是为了滤除那些对系统不利的交流信号。


10uf的电容和0.1uf一起上是为了使电源(或者是信号)对地的交流阻抗在很宽的频率范围内都很小,这样交流成分能可以被滤除得更干净。


小结:由于实际供电电源,夹杂着高频以及低频干扰杂波,10uf电容对于滤除低频杂波有较好作用,但对于高频杂波,电容呈现感性,阻抗很大,无法有效滤除,因此再并一个0.1uf的电容滤除高频杂波.

声明: 本文转载自其它媒体或授权刊载,目的在于信息传递,并不代表本站赞同其观点和对其真实性负责,如有新闻稿件和图片作品的内容、版权以及其它问题的,请联系我们及时删除。(联系我们,邮箱:evan.li@aspencore.com )
0
评论
热门推荐
  • 相关技术文库
  • 硬件
  • 原理图
  • 信号完整性
  • EMI
  • 数电中逻辑电路,复位,处理信号的一些疑问

    1、什么是同步逻辑和异步逻辑,同步电路和异步电路的区别是什么?  同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。  电路设计可分类为同步电路和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟

    02-23
  • 电源系统设计:电源完整性、信号完整性和电磁兼容

    在高度集成的电子产品中,电源系统的设计占到了设计工作量的50%左右;对于复杂的FPGA类型的产品应用,在电路中常常会达到15~30路不同的电源。 电源完整性的目的就是给系统提供持续、稳定、干净的电源,保证系统稳定的工作。在数字系统中,使信号完整性满足系

    02-20
  • 用MOS管实现的防电源反接电路

      一、电路介绍   使用MOS管实现的防电源反接电路,在电源正确接入时,电源正常对负载供电。 在电源正负极反接时,断开负载电路,从而保护负载。 下面讲解使用“P型”MOS管的防电源反接电路。   二、电路分析(以Vin = 5V为例)   1、电源正确接入时   电源正

    02-19
  • 产品电磁兼容设计怎么进行?

    1、为什么要对产品做电磁兼容设计? 答:满足产品功能要求、减少调试时间,使产品满足电磁兼容标准的要求,使产品不会对系统中的其它设备产生电磁干扰。 2、对产品做电磁兼容设计可以从哪几个方面进行? 答:电路设计(包括器件选择)、软件设计、线路板设计

    02-18
  • 低通滤波器设计的比较

    1、两种滤波器都是数字滤波器。根据冲激响应的不同,将数字滤波器分为有限冲激响应(FIR)滤波器和无限冲激响应(IIR)滤波器。对于FIR滤波器,冲激响应在有限时间内衰减为零,其输出仅取决于当前和过去的输入信号值。对于IIR滤波器,冲激响应理论上应会无限

    02-18
  • 高速数据速率系统信号完整性基础知识和关键问题

    信号完整性是许多设计人员在高速数字电路设计中涉及的主要主题之一。信号完整性涉及数字信号波形的质量下降和时序误差,因为信号从发射器传输到接收器会通过封装结构、PCB走线、通孔、柔性电缆和连接器等互连路径。 当今的高速总线设计如LpDDR4x、USB 3.2 Gen

    02-18
  • 开发总结信号隔离与电源隔离

    第一部分  信号隔离 模拟信号的隔离是非常头疼的,有时候不得不需要隔离。大部分基于以下需要: 1.隔离干扰源; 2.分隔高电压。 隔离数字信号的办法很多,隔离模拟信号的办法却没有想象的那么多,关键是隔离的成本,比想象的都要高出许多。特别是要求精确测量

    02-10
  • 电路中0.1UF和10UF电容有什么用?怎么用?

    在对某一设计的部分电路进行傍路,双通道(大电容 小电容)或是多通道(三个以上的小电容组成,一般在dsp上用的比效多,目的是使频率特性更好。)在电容的接地端,(地线的宽与乍会引起频率的特性),例如在ccd的layout中的bypass,要量电容的接地端的纹波。这就指

    02-05
  • 晶振电源电路及PCB设计要点

    原理图设计要点: (1)、晶振电源去耦非常重要,建议加磁珠,去耦电容选两到三个,容值递减。 (2)、时钟输出管脚加匹配,具体匹配阻值,可根据测试结果而定。 (3)、预留的电容C1,容值要小,构成了一级低通滤波,电阻、电容的选择,根据具体测试结果而定。 PCB

    02-05
  • 耦合、退耦、电容那些事儿

    耦合指信号由第一级向第二级传递的过程,一般不加注明时往往是指交流耦合。 退耦是指对电源采取进一步的滤波措施,去除两级间信号通过电源互相干扰的影响。耦合常数是指耦合电容值与第二级输入阻抗值乘积对应的时间常数。 退耦有三个目的 1、将电源中的高频纹

    02-05
  • 大功率开关电源电路中整流二极管保护

    二极管的单向导电不是绝对的,也就是说不管什么类型的二极管它的工作频率都有一个上限,一旦超过这个值它将彻底失去单向导电性而相当于一根导线,因为它的结电容在频率很高的时候容抗近乎为零,这时候二极管就将彻底失去它的作用了。 二极管只要存在结电容就

    02-02
  • 什么叫做电源输出电流的限流效果?

    工程师在开发电路项目时,经常会遇到一些电源电路设计的需求,比如在智能家居的新风系统项目中,由于 PM2.5传感器的工作电源为5.0V 单片机的工作电源为5.0V WIFI射频模块的工作电源为5.0V 电机驱动芯片的工作电源为5.0V 所以在设计电源电路时,工程师一般会选

    02-02
下载排行榜
更多
广告