广州创龙结合TI KeyStone系列多核架构TMS320C665x及Xilinx Artix-7系列FPGA设计的TL665xF-EasyEVM开发板是一款DSP+FPGA高速大数据采集处理平台,其底板采用沉金无铅工艺的6层板设计,适用于高端图像处理、软件无线电、雷达声纳、高端数控系统、机器视觉等高速数据处理领域。核心板在内部通过uPP、EMIF16、SRIO通信接口将DSP与FPGA结合在一起,组成DSP+FPGA架构,实现了需求独特、灵活、功能强大的DSP+FPGA高速数据采集处理系统。
TL665xF-EasyEVM开发板引出CPU全部资源信号引脚,二次开发极其容易,客户只需要专注上层运用,降低了开发难度和时间成本,让产品快速上市,及时抢占市场先机。创龙不仅提供丰富的Demo程序,还提供DSP核间通信、DSP与FPGA间通讯开发教程以及全面的技术支持,协助客户进行底板设计和调试以及多核软件开发。
底板B2B连接器
开发板使用底板+核心板设计模式,底板共有4个高速B2B连接器,传输速率可高达10GBaud,4 x100pin,0.5mm间距,合高5.0mm。硬件及引脚定义如下图:
SRIO接口
SRIO由SRIO RX(J6)和SRIO TX(J7)组成(DSP端),以2个HDMI接口形式引出,支持4路数据传输,最高传输速率为5GBaud,硬件及引脚定义如下图: