由于是3.3V和5V的转化电路,所以分以下四种情况:
- 3.3V管脚发送高电平给5V管脚
左边3.3V管脚输出为高电平时,NMOS的Vgs=0V,此时NMOS关断,5V管脚被R2上拉为高电平。
- 3.3V管脚发送低电平给5V管脚
左边3.3V管脚输出为低电平时,NMOS的Vgs=3.3V,此时NMOS导通,5V管脚的电平被拉为低电平。
- 5V管脚发送高电平给3.3V管脚
右边5V管脚输出为高电平时,由于NMOS的Vgs=3.3V,此时NMOS关断,3.3V端口被R1上拉至高电平。
- 5V管脚发送低电平给3.3V管脚
当右边5V管脚输出为低电平时,由于NMOS存在体二极管,所以起始会将NMOS的源极钳位到大约0.7V左右(具体要看MOS手册中的体二极管参数),然后Vgs=3.3V-0.7V=2.6V>Vgs(th),仿真选择的NMOS阈值电压Vgs(th)为0.9V。于是NMOS导通,3.3V管脚便被拉为低电平。
以上便是所有情况的仿真分析结果,是不是有了仿真软件的加持下,分析问题会方便很多呢!!而且在很多半导体厂家官网,例如TI,ADI等的大多数器件都可以找得到对应的PSpice仿真模型,然后便可以更方便的仿真操作,更方便大家解决问题,更快的验证自己的想法!!