NVIDIA (英伟达™) (www.nvidia.cn) 是全球视觉计算技术的行业领袖及GPU(图形处理器)的发明者,公司在全球拥有超过8000名员工,总部在加利福尼亚州圣克拉拉。
本次招聘工作地点位于上海研发中心(秋月路26号,近2号线广兰路地铁站)
投递/咨询方式:邮箱:heatherl@nvidia.com;微信:qingyousong
职位列表
资深CPU架构工程师 (RISC-V)
- 为英伟达下一代RISC-V CPU设计架构方案
- 定义CPU内核的体系结构以及CPU周围的各种硬件组件
- 验证Cmodel上的新体系结构
资深深度学习硬件架构工程师 (NVDLA)
- 参与英伟达硬件深度学习开源项目NVDLA的架构设计
- 致力于深度学习架构,算法和软件开发
- 开发NVDLA的功能/性能/功率模型
- 与其他硬件团队合作提供高质量的深度学习处理器
资深图像架构工程师
- 为英伟达下一代Tegra和GPU的视频/图像显示设计Cmodel架构
- 设计架构的验证方案并进行验证
- 与设计/验证/软件团队合作进行架构验证和全芯片验证
资深视频编解码工程师
- 构建NVIDIA的下一代视频编解码器引擎
- 与视频架构师合作定义视频Cmodel架构
- 参与视频硬件模块的设计和验证
资深深度学习IC设计工程师(NVDLA)
- 参与英伟达硬件深度学习开源项目NVDLA的IC设计
- 与架构团队合作定义NVDLA架构/微架构
IC设计工程师
- 负责系统级模块的微架构定义
- 负责模块的RTL设计,综合,时序分析等工作
- 参与单元级和系统级验证和芯片级集成
SOC设计工程师
- 负责定义SoC芯片的设计规格和系统架构,负责IP的优化和集成
- 负责设计流程、方法和工具的评估及优化
- 参与芯片单元级物理设计,与PD/DFT/CAD团队紧密协作
资深IC/SOC验证工程师
- 负责芯片模块级及系统级验证
- 参与验证方法论的研究,负责SOC / IP高级验证方法和基础架构的定义和部署
- 基于UVM方法搭建验证环境,编写验证程序,执行验证以及测试,调试并解决问题,分析验证状态
- 关注可重用性验证,开发脚本提升验证效率
IC后端工程师(Synthesis)
- 负责芯片集成和网表综合,形式验证和时序约束
- 负责时序收敛流程的开发,与PR工程师合作进行布局布线
- 自动化流程的开发
IC后端工程师(STA/Timing)
- 负责开发静态时序分析和时序收敛自动化流程的开发
- 评估和改进工具及流程,开发内部解决方案
资深后端工程师(P&R)
- 全芯片布局规划,电源/时钟分配,时序优化,布局布线
- 与前端设计团队,DFT团队和电路团队协作
DFT工程师 (设有MBIST Design/DFT/ATE Verification三个方向)
- 从Memory BIST设计和实施开始,负责所有NVIDIA半导体产品的DFT规划,DFT实施,DFT验证和芯片级IP或全芯片级开发
- 负责DFT设计,架构和流程的优化