1、静电打坏IC。
1.1 VCC电容跟VCC脚越近越好。如下图VCC电容与IC脚太远,静电和耐压都会打坏IC,当然这还要看芯片的抗ESD能力。




2.Layout对温度的影响。
一个画板经验丰富的工程师和一个比较业余的做出来的温度相差10-20度你信嘛,我信了。
2.1肖特基温度高,这么办换封装加电流改匝比换品牌,其实Layout也是可以解决的,把肖特基阳极接到母座上,利用母座散热肖特基温度可以下来10度作用。




3、纹波大家都知道影响这一点的就是减小电容的ESR,加大容量,加差模电感减小纹波电流组成π滤波。
上面说到,降低成本,办法总比问题多,先检查板子。
先看下面这个板子,CN1纹波90mV,CN2纹波150mV。仔细看下面蓝色线勾勒出来的地方环路面积太大,把CE3放在2个USB的中间,纹波都降到100mV,实际有困难的话,可以在CN2端再加一个小电容。





4.1 MOS与变压器太近。传导NG,这很容易分辨,平均值很多地方超峰峰值也很多地方超。把MOS和LN 拉开距离基本就解决。






