忠告一
如果时序差的不多,在1NS以内,可以通过修改综合,布局布线选项来搞定,如果差的多,就得动代码。
忠告二
看下时序报告,挑一个时序最紧的路径,仔细看看是什么原因导致,先看逻辑级数是多少?是哪种电路有问题,乘法器 或者还是RAM接口数据 先弄清楚哪儿的问题
忠告三
搞时序优化的话 插入寄存器是王道 但也要看具体情况 不一定都得插寄存器,插入寄存器效果不明显的话,先检查一下寄存器插入的位置,如果寄存器不是在关键路径的中间插入而是在某一端的话,确实不大明显
忠告四
把关键路径找出来,看时序报告,看是什么原因导致频率上不去,如果是组合逻辑复杂,就优化逻辑或者复制逻辑,如果是DSP延迟大,就选多级流水的,只要想搞到150,就一定可以。
忠告五
看时序报告的时候,建议同时对照电路图一起看,这样最直观
忠告六
对照代码,自己把关键路径涉及部分的电路图画出来,然后根据时序要求,算一下要插多少寄存器,插哪儿合适
忠告七
32BIT的比较器,进位链有点长,可以分段比较,分成4个8BIT的数据段去比,或者你分成两段,先比高16,插寄存器,再比低16,时序很好,如果想深入些,就自己手写一个比较器,不要调库。
忠告八
多BIT的逻辑,时序上不去,通常都是进位链太长,通常做法就是打断进位链,建议看看计算方法或者数字算法之类的书,应该会有帮助
本文转自:网络
忠告二:每次综合报告的最差路径是不一样的呀!综合工具是从随机点开始布局的
忠告三:打拍调时序,要看位置的,不是任何一个位置都能打得上的
忠告四:关键路径的时序报告,更多时候问题不在这里,在别的地方累积起来,到我这里爆发了,错不在这里
忠告五:时序报告对照电路图,根本看不懂的,FPGA能有什么电路呀?不都是查找表吗?
忠告六:关键路径代码插寄存器,有时候差一拍,模块要重写的,哪有这么容易呀?
忠告七:时间换空间,空间换时间,重写什么的,以前的工作全白费啦!新写哪有这么容易呀!
忠告八:进位链问题,建议看看计算方法或者数字算法之类的书,应该会有帮助,老大,I服了U!